- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
M1A3P400-2VQ144I中文资料(Actel)中文数据手册「EasyDatasheet-矽搜」.pdf
芯片中文手册,看全文,戳easyds.cn
v1.0
闪存闪存ProASIC3系列系列FPGA ®
通过可选软通过可选软ARM ® 支撑支撑
特点和优点特点和优点 •1.5 V,1.8 V,2.5 V和3.3 V混合电压操作
•插槽可选I / O电压,高达每片4组
高容量高容量 •单端I / O标准:LVTTL,LVCMOS 3.3 V /
•15 K至1M系统门 2.5 V / 1.8 V / 1.5 V, 3.3 V PCI / 3.3 V PCI- † 和LVCMOS
•高达144千比特真双端口SRAM 2.5 V / 5.0 V输入
•多达300用户I / O •差分I / O标准:LVPECL,LVDS,B-LVDS,和
编程编程Flash技术技术 M-LVDS (A3P250及以上)
• 130纳米,7层金属(6铜),基于闪存CMOS工艺 •I / O寄存器输入,输出,并启用路径
• 上电即行(LAPU)0级支持 •支持热插拔,冷饶让I / O ‡
• 单芯片解决方案 •可编程输出摆率 † 和驱动强度
• 防护留编程设计时已关闭 •弱上拉/ -Down
高性能高性能 •IEEE 1149.1 (JTAG)边界扫描测试
•350 MHz系统性能 •引脚兼容横跨ProASIC3系列套餐
•3.3 V,66 MHz64位PCI †
文档评论(0)