- 1、本文档共32页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
仵苗苗 信工一班.doc
本科毕业论文(设计)
题 目: 基于EP2C35F672C8VHDL的数字钟设计与仿真
学 生: 仵苗苗 学号: 201140930138
学 院: 计算机与信息学院 专 业: 信息工程
入学时间: 2011 年 9 月 15 日
指导教师: 刘德方 职称: 助教
完成日期: 2015 年 4 月 1 日
基于EP2C35F672C8VHDL的数字钟设计与仿真
摘要:此课题给出了一种基于FPGA的多功能数字钟方法,采用EDA作为开发工具,VHDL语言和图形输入为硬件描述语言,QuartusII9.0作为运行程序的平台,编写的程序经过调试运行,波形仿真验证,下载到EDA实验箱的FPGA芯片,实现了设计目标。
系统主芯片采用CycloneII系列EP2C35F672C8。采用自顶向下的设计思想,将系统分为五个版块:分频版块、计时校时版块、整点报时版块、扫描显示版块、顶层版块。用VHDL语言实现各个功能模块, 图形输入法生成顶层模块. 最后用QuartusII9.0软件进行功能仿真, 验证数字钟设计的正确性。
测试结果表明本设计实现了一个多功能的数字钟,具有时、分、秒计时显示功能,以24小时循环计时;具有校正小时和分钟的功能;以及清零,整点报时功能。
关键词:EDA技术、VHDL语言、FPGA、数字钟、QuartusII9.0软件、自顶向下
The design and simulation of digital clock based on EP2C35F672C8VHDL
Abstract:This design gives a FPGA-based multifunctional digital clock using EDA as a development tool, VHDL language and graphical input hardware description language, the QuartusII 9.as a platform for running the program, written procedures debugging and running, the waveform simulation downloaded to the FPGA chip to achieve the design goals.
The main system chip CycloneII series EP2C35F672C8 adopted a topdwn design ideas, the system is divided into five modules: frequency module, timing module, timer module, display module, the top-level module. With VHDL various functional modules, graphical input method to generate the top-level module. Last QuartusII under simulation, to verify the correctness of the digital clock design.
The test results show that the design of a multifunctional digital clock, with seconds time display, 24-hour cycle timing; cleared, and the whole point timekeeping functions.
Key words: EDA technology;VHDL language; FPGA;digital clock;top-down; QuartusⅡ9.0
目 录
1 绪论 1
1.1相关技术的发展及其未来 1
1.2 选题的目的和意义 1
1.3 研究方法和内容 2
2 软件的开发环境 2
2.1 FPGA及EP2C35F672C8芯片 2
2.1.1 FPGA的简介 2
2.1.2 EP2C35F672C8 3
2.2 QUARTUSⅡ9.0软件的应用 4
2.2.1 QUARTUS Ⅱ9.0的概述 4
2.2.3 使用EDA工具的基本流程 4
2.3 VHDL语言 5
3.1 软件设计的功能及流程图 6
3.2 数字钟
您可能关注的文档
- 亲子鉴定的若干方法.ppt
- 亲水性月桂酸单甘油酯.doc
- 人体中的物理力学知识.ppt
- 人体在新陈代谢过程中会产生不少.doc
- 人体自身的神奇补肾法_——-你在外面花多少钱都学不到的.doc
- 人力三级课堂练习题.doc
- 人力产权与银行业操作风险管理.doc
- 人力资本与价值观管理(徐敬东).doc
- 人参皂苷Rh2对肿瘤细胞增殖周期和凋亡的影响.doc
- 人在囧途之泰囧营销策略.doc
- 中国国家标准 GB/T 5211.9-2025颜料和体质颜料通用试验方法 第9部分:相同类型着色颜料耐光性的比较.pdf
- 《GB/T 5211.9-2025颜料和体质颜料通用试验方法 第9部分:相同类型着色颜料耐光性的比较》.pdf
- 《GB/T 37228-2025安全与韧性 应急管理 突发事件管理指南》.pdf
- GB/T 23724.3-2025起重机 检查 第3部分:塔式起重机.pdf
- 中国国家标准 GB/T 25163-2025防止儿童开启包装 可重新盖紧包装的要求与试验方法.pdf
- 《GB/T 25163-2025防止儿童开启包装 可重新盖紧包装的要求与试验方法》.pdf
- GB/T 16263.5-2025信息技术 ASN.1编码规则 第5部分:W3C XML模式定义到ASN.1的映射.pdf
- 中国国家标准 GB/T 16263.5-2025信息技术 ASN.1编码规则 第5部分:W3C XML模式定义到ASN.1的映射.pdf
- 《GB/T 16263.5-2025信息技术 ASN.1编码规则 第5部分:W3C XML模式定义到ASN.1的映射》.pdf
- GB/T 11349.2-2025机械振动与冲击 机械导纳的试验确定 第2部分:用激振器作单点平动激励测量.pdf
文档评论(0)