2012微机第5章重点详解.pptVIP

  1. 1、本文档共84页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第5章 存储器及其接口 本章重点 : 存储器在微型机系统中的连接、宽度扩充和字节扩充 微型机中存储器的层次化结构 16、32位微型机系统中的内存组织 虚拟存储基础知识 Cache基础知识 5.1 存储系统的层次结构 存储器的分类 存储器是计算机的记忆部件,用来存储程序和被处理的数据以及运算的结果。 层次化总体结构 1. 层次化的概念 所谓层次化,就是把各种速度不同、容量不同、存储技术也可能不同的存储设备分为几层,通过硬件和管理软件组成一个既有足够大的存储空间,又能满足CPU存取速度要求,而且价格适中的整体,这样使存储器系统具有最好的性能价格比。 早期,CPU慢,容量要求也不高 主存储器 DRAM,可以满足CPU的要求,与内存交换数据时,CPU不需等待。 随着CPU速度提高,要求存储器速度也要提高,容量又要求更大,但DRAM速度提高还是不能与CPU速度匹配。 SRAM速度高,但单片容量小,价格高 为解决速度匹配问题——主存之上增加高速缓存 虽然半导体存储器容量不断增大,但还是难以满足现代计算机系统的要求 体现在:需要更大的存储空间, 需要掉电不丢失,可读可写 解决容量问题——主存之下—辅助存储器 2. 层次化的优点 利用不同的存储的性能,来满足我们对计算机存储器系统高速、大容量、低价格的要求 高速缓存——速度 主存——当前运行的程序以及所需要的数据 辅助存储器——容量,非易失性、可读可写 3. 层次化的实现 层次化总体结构 利用映像技术将主存中可能很快用到的信息映射到高速缓存——硬件实现。 ——使用最频繁的程序和数据映射到Cache中。 利用虚拟存储技术实现主存和辅存之间的映射。 不太常用,或暂时还用不到的存放在辅助存储器中。 寄存器 处理器内部的存储单元 高速缓存(Cache) 完全用硬件实现主存储器的速度提高 主存储器 存放当前运行程序和数据,采用半导体存储器构成 RAM、ROM 辅助存储器 存放非当前使用的程序和数据,需调入内存后CPU才能访问 磁记录或光记录方式 磁盘或光盘形式存放可读可写或只读内容 以外设方式连接和访问 磁盘、磁带、CD-ROM、DVD-ROM 存储器芯片具有大量存储单元 每个存储单元拥有一个地址 存储1/4/8/16/32位数据 存储器芯片结构: 存储单元数×每个存储单元的数据位数 =2M×N=芯片的存储容量 M=芯片地址线的个数 N=数据线的个数 5.2.1 随机存取存储器RAM 1. 主要特点: 既可读又可写 易失性存储器 2. 分类: RAM按其结构和工作原理分为: (1)静态RAM 即SRAM (2)动态RAM 即DRAM (3)非易失RAM 即NVRAM 3. SRAM (1)基本存储原理 利用双稳态触发器的两个状态来存储数据0,1。 (2)基本特点 速度快 不需要刷新 片容量低 功耗大 (3)应用 小容量系统,或要求高速系统 SRAM的实用电路简单。 芯片有n位数据线,m位地址线,读信号线RD,写信号线WE,片选信号CS. 当然还有电源,地。 主要被用于小型微机系统 多为“存储单元数×8”的存储结构 6264 SRAM芯片 芯片容量:64K位 存储结构:8K×8 28脚双列直插(DIP) 13个地址线:A12~A0 8个数据线:D7~D0 控制引脚:CS1*,CS2,OE*,WE* 无连接:NC(No Connect) 6264 SRAM的引脚 SRAM的控制信号 片选(CS*或CE*) 片选有效,才可以对芯片进行读/写操作 无效时,数据引脚呈现高阻状态,并可降低功耗 读控制(OE*) 芯片被选中有效,数据输出到数据引脚 对应存储器读MEMR* 写控制(WE*) 芯片被选中的前提下,若有效,将数据写入 对应存储器写MEMW* 6264 SRAM的引脚功能表 4. DRAM (1)基本存储原理 利用MOS管电容存储电荷原理来存储信息。 由于电容会放电,经过一定时间,存储的电荷会释放,因此如果不及时补充电荷,存储的信息就会丢失。 (2)基本特点 片容量高 价格低(相对于SRAM) 需要刷新 (3)刷新 定时向存储单元补充电荷,维持原来存放的信息。 读出——放大——再写回。 对存储器的读操作过程,自然就是一个刷新过程。 (4)使用注意 一定要刷新。 DRAM的应用电路复杂, 由于DRAM容量大,它的地址需分为行地址、列地址两次送DRAM芯片,需要DRAM控制器才能使用DRAM存储器。 DRAM控制器还必须提供刷新功能 5. DRAM的刷新和DRAM控制器 (1) 刷新

文档评论(0)

三沙市的姑娘 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档