4集成电路图设计.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
版图设计- Tanner Pro软件简介 版图设计(物理层设计) Tanner Pro软件简介 Tanner Pro 软件非常适合初学者学习,它从电路设计、电路分析模拟到电路布局一应俱全。本书针对VLSI 设计实习课程设计了多个实验,读者可根据本书的详细步骤一一操作,以学习并实现完整的电路设计。 Tanner Pro 是一套集成电路设计软件,包括S-Edit, T-Spice, W-Edit, L-Edit 与L各软件的主要功能整理如表1.1 所示 版图设计工具L-Edit 1、 概述 L-Edit是一种集成电路版图设计工具, 在L-Edit中, 图层(Layers)与用于集成电路制造过程的掩膜相联系,不同的图层可以很方便地用不同的颜色和图案来表示。 (1) 单元 单元是集成电路设计的基本构件, 版图设计都是在单元中进行的。 一个单元可以: 包含部分或整个设计; 被其它单元以子单元(或称例化体)的形式调用; 全部由其它单元的例化体构成; 由原始的绘图对象(或称原始体)组成; 全部由原始体或者原始体和其它单元的例化体的组合构成。 (2)等级结构 L-Edit支持完全的等级结构设计, 单元中可以包含其它单元的例化体, 例化体是对其它单元的调用。 2、 启动L-Edit L-Edit有两种版本: 一种是Windows版本, 一种是Unix版本。 这里讲述的是Windows版本。 3、L-Edit的用户界面 L-Edit的用户界面如图所示, 主要包括以下9个部分。 (1) 图层板。 L-Edit支持的工艺图层的数量是没有限制的。 (2) 绘图工具条。 绘图工具条如图所示。 (3) 鼠标键条。 鼠标键条用于显示鼠标键的功能, 一般显示的是三键鼠标的功能, 对于两键鼠标, 可用Alt+左键来代替三键鼠标的中键。 鼠标键的功能随着鼠标所处位置以及当前工作模式(如绘图、 编辑、 缩放等)的不同而不同。 共有18种鼠标键功能的组合。 (4) 定位器。 在默认情况下, 定位器以定位单位显示鼠标指针相对于原点的绝对位置(这种显示方式可称为绝对模式)。 (5) 标题栏。 用于显示当前打开的文件。 (6) 菜单条。 通常在标题栏的下面, 包含了L-Edit各种命令菜单的标题。 标准工具条。 在菜单条的下面, 它提供了代表大多数常用菜单命令的工具图标。 状态条。 状态条位于用户界面的底部。 状态条通常显示两项内容: 左边显示 L-Edit 的状态(如表所示), 右边显示L-Edit的工作模式。 L-Edit可能的工作模式有: 绘图(Drawing)。 这是默认模式。 掏空(Nibble)。 框选DRC检查(DRC Box)。 框选放大(Zoom Box), 由 View/Zoom/Mouse命令产生。 1.4 LVS 范例 LVS 是一个用来比较布局图与电路图所描述的电路是否相同的工具,亦即比较S-Edit绘制的电路图与L-Edit 绘制的布局图是否一致。要进行LVS 对比需要两个文件,一个是从L-Edit 布局图转化出的结果(*.spc 文件),另一个是从S-Edit 绘制的电路图输出的文件(*.sp).本范例以1.1 节所介绍的Lights.sdb 文件中的Lights 模块的输出结果Lights.sp文件,与1.3 节所介绍的Lights.tdb 文件中的Lights 组件的转化文件Lights.spc 来进行LVS 对比。读者可依照下列步骤观看LVS 的使用方法。 图1.44 打开新文件 图1.45 文件设定 图1.46 文件设定 图1.47 执行对比结果 (8)截而观察:L-Edit 有一观察截面的功能,可以模拟制作过程截面图,下面以本范例 的Nor2 组件为例进行截面观察,选择Tools---Cross---Section 命令,结果如图1.39 所示。 Tanner Pro 的设计流程可以用图1.1 来表示。将要设计的电路先以S 一Edit 编辑出电 路图,再将该电路图输出成SPICE 文件。接着利用T 一Spice 将电路图模拟并输出成SPICE 文件,如果模拟结果有错误,N 回S-Edit 检查电路图,如果T 一Spice 模拟结果无误,则 以L 一Edit 进行布局图设计。用L-Edit 进行布局图设计后要以DRC 功能做设计规则检查, 若违反设计规则,再将布局图进行修改直到设计规则检查无误为止。将验证过的布局图转化 成SPICE 文件,再利用T 一Spice 模拟,若有错误,再回到L 一Edit 修改布局图。最后利 用LVS 将电路图输出的SPICE 文件与布局图转化的SPICE 文件进行对比,若对比结果不相等, 则回去修正L 一Edit 或S 一Edit

文档评论(0)

四月 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档