基于4046的频率合成器设计_new重点.doc

基于4046的频率合成器设计 目录 一、内容摘要 2 二、设计目的 2 三、主要参数指标 2 四、总体方案及原理 2 五、各模块设计方法 3 A.振荡源模块设计 3 B. M分频电路模块设计 3 C. N分频模块的设计 4 D. 锁相环模块设计 5 六、调试方法 8 七、测试结果 8 八、结果分析 8 九、参考文献 9 一、内容摘要 频率合成是指由一个或多个频率稳定度和精确度很高的参考信号源通过频率域的线性运算,产生具有同样稳定度和精确度的大量离散频率的过程。 实现频率合成的电路叫频率合成器实际的频率合成设备直接频率合成,即DDS技术锁相环频率合成技术,即PLLDDS+PLL技术。频率合成器是现代电子系统的重要组成部分。在通信、雷达和导航等设备中 本设计是基于CD4046的PLL频率合成器。由振荡源输出一个精准度很高的频率为本次设计提供一个高精准、高稳定度的100Hz参考频率。通过N分频电路和CD4046锁相环实现在一定范围内基于100Hz步进的任意频率的合成。 二、设计目的 运用本学期集成电路的知识设计一个基于4046的频率合成器,在设计、制作和调试过程中,熟练掌握和运用4046锁相环集成芯片的使用。 三、主要参数指标 1.频率合成器范围:800KHz——900KHz 2.步进:100Hz 四、总体方案及原理 整个设计如图所示分成四个模块,振荡产生模块、M分频

文档评论(0)

1亿VIP精品文档

相关文档