2005年AnalogDesignEngineer笔试题目.docVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2005年AnalogDesignEngineer笔试题目

模拟电路怎么做DFT 怎么做esd保护 latch-up效应 怎么避免 我觉得题目挺好,书本上没有的几个analog笔试题,都是很基础的问题 1. 比较三种结构:a. 2-stage op-amp (active load, class-A output stage); b. Jtelescopic op-amp; 3. folded-cascode op-amp。3者各有什么优缺点。4 Y6 F- Q: R+ v( X: d/ ]0 { 2.设计普通的2-stage op-amp,是第一级还是第二级的gain比较的大?为什么? B 3. 普通的2-stage op-amp,如果没有任何freq compensation,那么那个是dominant pole?哪个是secondary pole。请解释为什么会是这样(就是说,你要是说第一级输出 是dominant,那么好,解释一下为什么它是dominant;反之亦然。)! U. y8 i2 \1 R 4. Miller compensation一般是怎么work的?通过Miller compensation,原先的 dominant pole现在怎么样?secondary pole现在怎么样?为什么会出现这样的情况( 我们都知道Miller是pole splitting,让低频的pole更低,让高频率的更高。你要回答. A- x V5 ^: ^ C- Q* E0 h 的是为什么会这样?不是单单从公式的角度)? 5. Noise,对于一个input pair来说,是PMOS or NMOS 的noise更好,请解释主要是什- Q! c0 k( v u??z4 x: K: W 么东西引起的。如果降低noise,gm需要减少还是增加? 6. offset,对于一个普通的2-stage op-amp,有哪些offset (input diff pair,/ F v6 V: Z: r y W* f output of the 1st stage, etc),在这些offset中,哪些是有major影响的,它们各自* Z, E9 |6 S5 r g9 E! b% {2 N Z 的影响分别是什么? 第二题: 第三题: 第四题: 第五题:

文档评论(0)

cuotian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档