毕业设计论文多功能电子钟设计报告.docVIP

毕业设计论文多功能电子钟设计报告.doc

  1. 1、本文档共54页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计论文多功能电子钟设计报告

电子技术综合训练 设计报告 题目: 多功能电子钟设计 姓名: 蔡冰倩 学号: 班级: 控制工程基地一班 同组成员: 吴博 指导教师: 杨新华 日期: 2012年1月1号 摘要 通过CPLD/FPGA可编程逻辑器件实现多功能电子钟。 电子钟的主要功能有计时功能、校正功能、整点报时功能及定时闹叫功能。针对功能要求利用硬件描述语言设计程序,通过Quartus软件进行仿真分析,将程序下载到电路中,观察数码管可知实现其逻辑功能。 利用可编程逻辑器件可简化电路,实现功能的多样性。 关键字:多功能电子钟 硬件描述语言 可编程逻辑器件 目录 1 设计任务和要求………………………………………………………………4 1.1设计任务……………………………………………………………4 1.2设计要求……………………………………………………………4 2 系统设计………………………………………………………………………5 2.1系统要求……………………………………………………………5 2.2方案设计……………………………………………………………6 2.3系统工作原理………………………………………………………6 3 电子钟功能模块及仿真..........................................7 3.1分频模块及其仿真……………………………………………………7 3.2计时模块及其仿真……………………………………………………9 3.3定时模块及其仿真……………………………………………………11 3.4按键消抖模块及其仿真………………………………………………14 3.5译码显示模块及其仿真………………………………………………15 3.6例化模块………………………………………………………………18 4 元件的选择……………………………………………………………………44 5 电路安装、调试与测试……………………………………………………….45 5.1电路安装…………………………………………………………….45 5.2电路调试…………………………………………………………….46 5.3系统功能及性能测试……………………………………………….46 5.3.1测试方法设计………………………………………………….46 5.3.2测试结果及分析……………………………………………….47 6 结论…………………………………………………………………………….48 7 参考文献……………………………………………………………………….48 8 总结、体会和建议…………………………………………………………….49 附录:电路原理图……………………………………………………………..50 元器件清单……………………………………………………………….53 1设计任务及要求 1.1设计任务 设计任务是进行设计的基础,根据对设计任务的分析和理解进行设计电路及相应元器件的选择,从而进行电路仿真和调试。所以对设计任务的理解和分析是进行设计的关键。 本设计的设计任务为:利用CPLD/FPGA设计一个多功能电子钟。 数字电子钟是一种用数字显示秒、分、时的计时装置,由于十足集成电路技术的发展,使数字钟走时准确、多功能化且性能稳定等优点。利用CPLD/FPGA设计一个可实现计时、校时、整点报时、定时闹叫多功能的电子钟,需要分两步走。首先,通过Verilog HDL 硬件描述语言进行代码的编写,利用Quartus进行编译和仿真。其次,根据设计任务和要求选择器件进行电路的焊接。 1.2设计要求 设计要求是完成设计指标的导航,只有很好的分析和了解设计的要求,才可以完成相应的设计。 设计要求: 利用实验室EDA实验箱上的CPLD/FPGA、LED显示器、扬声器、拨码开关等资源,设计一个多功能电子钟,要求具有以下功能: 数字形式显示月、日、时、分、秒,在分和秒之间显示“:”,并按1次/秒的速度闪烁; 日以24小时为一个记时周期; 有校正功能,能够在任何时刻对电子钟进行方便的校正; 有定时闹叫功能,能够按照任意预先设置的时间闹叫,驱动小型扬声器工作,并要求在闹叫状态能够手动消除闹叫; 整点时刻通过扬声器给出提示; 采用CPLD/FPGA可编程逻辑器件实现; 针对设计要

文档评论(0)

TFZD + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档