第2章TMS320C54x硬件结构及原理资料精要.ppt

第2章 TMS320C54x的硬件结构及原理 2.1 芯片内部结构及特点 2.2 TMS320C54x的内部总线结构 2.3 TMS320C54x的CPU结构 2.4 TMS320C54x的存储器结构 2.5 复位操作及省电方式 2.6 中断系统 2.7 流水线 2.8 引脚及其功能 2.1 芯片内部结构及特点 一、芯片内部结构 2.1 芯片内部结构及特点 二、主要特点 2.1 芯片内部结构及特点 二、主要特点 2.1 芯片内部结构及特点 二、主要特点 2.1 芯片内部结构及特点 二、主要特点 2.2 TMS320C54x的内部总线结构 一组程序总线PB 【参考图2-2】 三组数据总线CB、DB、EB 四组地址总线PAB、CAB、DAB、EAB 2.3 TMS320C54x的CPU结构 一、算术逻辑运算单元(ALU) 二、累加器(A=AG、AH、AL;B=BG、BH、BL) 三、桶形移位器 可以将输入数据左移0~31位或右移0~15位,支持CPU完成:数据定标、位提取、扩展精度、累加器的规格化。 左移时,低位填0;右移时,高位填0或1受SXM位影响。 例2-3、2-4、2-5 四、17×17位乘加器(MAC) 在单周期内完成一次乘法操作和一次累加操作,使数字 信号处理算法运算速度大幅度提高,可以实现。 (1)有符号数相乘 (2)无符号数与有符号数相乘 (3)无符号数相乘 五、指数编码器(EXP) 求累加器中数据指数的专用硬件,主要用于定点数转换为浮点数的归一化和标准化处理。为定点DSP进行浮点操作提供方便。 指数值=累加器冗余符号位 - 8,也就是为消去多余符号位而将累加器中的数值左移的位数。当累加器数值超过32位时,指数是个负值。 定点数=尾数×2- (指数) EXP A ;(冗余符号位-8)-?T寄存器 ST T,EXPONET ;指数值保存到数据存储器中 NORM A ;累加器值按T中值移位(归一化) 2.4 TMS320C54x的存储器结构 存储器空间包括的内容 程序存储器基本空间64K字,最大可扩展至8M字。 数据存储器空间64K字 I/O空间64K字 片内存储器结构的特点 片内RAM分为DARAM和SARAM。 内部ROM和RAM可以映射到程序空间,也可以映射到数据空间,是改进哈佛结构的突出体现。 片内存储器与CPU同速运行,不需要插入等待周期。 一、程序存储空间 1. 微计算机/微处理器模式位 ,片内ROM可映射到程序空间 ,片内ROM不能映射到程序空间 2. RAM重叠位 OVLY=0,片内DARAM只能映射到数据空间 OVLY=1,片内DARAM可映射到数据空间/程序空间 3. 数据ROM位 DROM=0,片内ROM不能映射到数据空间 DROM=1,部分片内ROM可以映射到数据空间 1. 程序存储器配置 TMS320C5402片内存储器容量及其地址分布如下: (1)C5402片内ROM:4K,F000h~FFFFh,没有DROM 位,片内ROM只能作为程序空间。 (2)片内DARAM:16K字(DARAM0及DARAM1各8K 字), 0000h~3FFFh,其中0080h~3FFFh可配置到程 序/数据空间。 (3)片内SARAM:0 TMS320C5402程序存储器(第0页)结构图 OVLY=1时,C5402程序存储器(第0~15页)结构图 TMS320C5416片内存储器容量及其地址分布如下: (1)片内ROM:16K,C000h~FFFFh,只能作为程序空间 (2)片内DARAM共64K字: 前32K:DARAM0-3,0080h~7FFFh在数据空间,当OVLY=1时,可映射为程序/数据空间; 后32K:DARAM4-7,18000h~1FFFFh在程序空间,当DROM=1时,可映射到数据空间,地址为8000h~FFFFh。 (3)片内SARAM共64K字: SARAM0-3,28000h~2FFFFh(32K)在程序空间; SARAM4-7,38000h~3FFFFh(32K)在程序空间。 TMS320C5416程序存储器(第0页)结构图 二、数据存储空间 存储器映射寄存器(MMR) 三、I/O空间 2.5 复位操作及省电方式 一、复位操作 二、省电方式 2.6 中断系统 中断表明一个特别事件的开始或结束。

文档评论(0)

1亿VIP精品文档

相关文档