- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * 7.3 模/数转换器 * 7.3.2 并联比较型A/D转换器 当输入uI(1/15)VREF时,电压比较器C1~C7都输出低电平0,在CP到来后,FF1~FF7被置0,这时优先编码器输出Q2Q1Q0 000。 当(1/15)VREFuI(3/15)VREF时,则只有C1输出高电平,CP上升沿到达后FF1被置1,其余触发器被置0,这时优先编码器输出Q2Q1Q0 001。 7.3 模/数转换器 * 7.3.2 并联比较型A/D转换器 7.3 模/数转换器 * 7.3.3 逐次逼近型A/D转换器 7.3 模/数转换器 * 7.3.3 逐次逼近型A/D转换器 图7-10 逐次逼近型A/D转换器的结构框图 7.3 模/数转换器 * 7.3.3 逐次逼近型A/D转换器 图7-11 3位逐次逼近型A/D转换器 7.3 模/数转换器 * 7.3.3 逐次逼近型A/D转换器 转换开始前先将逐次逼近寄存器FF6、FF7、FF8清零,即送给D/A转换器的数字量为0,将环形移位寄存器FF1~FF5的状态设置为Q1Q2Q3Q4Q5 10000,因Q5为低电平,所以3个输出门G7、G8、G9被封锁,没有输出。转换开始前RS触发器的输入端分别为S6 1,R6 0,S7 1,R7 0,S8 0,R8 1。转换控制信号有效后(为高电平)开始转换。 7.3 模/数转换器 * 7.3.3 逐次逼近型A/D转换器 【例7-3】 一个4位逐次逼近型ADC电路,输入满量程电压为5V,现加入的模拟电压uI 4.50V。求: (1) ADC输出的数字是多少? (2) 误差是多少? 7.3 模/数转换器 * 7.3.3 逐次逼近型A/D转换器 解:第一步,使寄存器的状态为1000,送入DAC,由DAC转换为输出模拟电压: 因为uOuI,所以寄存器最高位的1保留。 7.3 模/数转换器 * 7.3.3 逐次逼近型A/D转换器 第二步,寄存器的状态为1100,由DAC转换输出的电压: 因为uOuI,所以寄存器次高位的1也保留。 7.3 模/数转换器 * 7.3.3 逐次逼近型A/D转换器 第三步,寄存器的状态为1110,由DAC转换输出的电压: 因为uOuI,所以寄存器第3位的1也保留。 7.3 模/数转换器 * 7.3.3 逐次逼近型A/D转换器 第四步,寄存器的状态为1111,由DAC转换输出的电压: 因为uO>uI,所以寄存器最低位的1去掉,只能为0。 所以,ADC输出数字量为1110。由上述转换结果可得转换误差为: 4.50V-4.38V=0.12V 7.3 模/数转换器 * 7.3.4 双积分型A/D转换器 图7-12 双积分型ADC的原理图 7.3 模/数转换器 * 7.3.4 双积分型A/D转换器 图7-13 双积分型ADC的工作波形 7.3 模/数转换器 * 7.3.4 双积分型A/D转换器 7.3 模/数转换器 * 7.3.4 双积分型A/D转换器 定时积分 7.3 模/数转换器 * 7.3.4 双积分型A/D转换器 定压积分 7.3 模/数转换器 * 7.3.5 A/D转换器的主要技术指标 7.3 模/数转换器 * 7.3.5 A/D转换器的主要技术指标 分辨率 A/D转换器的分辨率指A/D转换器对输入模拟信号的分辨能力,即A/D转换器输出数字量的最低位变化一个数码时,对应的输入模拟量的变化量。常以输出二进制码的位数n来表示。 7.3 模/数转换器 * 7.3.5 A/D转换器的主要技术指标 转换速度 转换速度是指完成一次A/D转换所需的时间。转换时间是从模拟信号输入开始,到输出端得到稳定的数字信号所经历的时间。转换时间越短,说明转换速度越高。 7.3 模/数转换器 * 7.3.5 A/D转换器的主要技术指标 相对精度 在理想情况下,所有的转换点应在一条直线上。相对精度是指A/D转换器实际输出数字量与理论输出数字量之间的最大差值。一般用最低有效位LSB的倍数来表示。如果相对精
您可能关注的文档
最近下载
- 历史故事教学法在初中历史时空观念培养中的实践研究教学研究课题报告.docx
- 滑坡群怀抱测群防监测方案设计.doc VIP
- (2024年新版)人教版一年级数学上册《第六单元 复习与关联》教案.pdf VIP
- DGJ08-89-2000 网架与网架工程质量检验及评定标准.docx VIP
- 水泥稳定碎石基层压实标准解析与大厚度压实技术探索.docx VIP
- FASB与IASB联合趋同.pdf VIP
- 2025电动自行车停放充电场所消防安全规范.docx VIP
- ChangKJ_Numericalanalysisoflandslide-triggering.doc VIP
- DGJ08-2068-2012 公共建筑用能监测系统工程技术规范.pdf VIP
- DGJ08-105-2003 控制性详细规划编制成果规范.docx VIP
原创力文档


文档评论(0)