LCD1602液晶控制实验.docVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
LCD1602液晶控制实验

实 验 报 告 LCD1602 液晶控制实验 实验任务1任务2任务实验原理基本原理 图1 封装示意图 ?? 1602字符型LCD通常有14条引脚线或16条引脚线的LCD,多出来的2条线是背光电源线 VCC(15脚)和地线GND(16脚),其控制原理与14脚的LCD完全一样。 表1 LCD1602引脚功能 引脚 符号 功能说明 1 VSS 一般接地 2 VDD 接电源(+5V) 3 V0 液晶显示器对比度调整端,接正电源时对比度最弱,接地电源时对比度最高(对比度过高时会产生“鬼影”,使用时可以通过一个10K的电位器调整对比度)。 4 RS RS为寄存器选择,高电平1时选择数据寄存器、低电平0时选择指令寄存器。 5 R/W R/W为读写信号线,高电平(1)时进行读操作,低电平(0)时进行写操作。 6 E E(或EN)端为使能(enable)端,下降沿使能。 7 DB0 低4位三态、 双向数据总线 0位(最低位) 8 DB1 低4位三态、 双向数据总线 1位 9 DB2 低4位三态、 双向数据总线 2位 10 DB3 低4位三态、 双向数据总线 3位 11 DB4 高4位三态、 双向数据总线 4位 12 DB5 高4位三态、 双向数据总线 5位 13 DB6 高4位三态、 双向数据总线 6位 14 DB7 高4位三态、 双向数据总线 7位(最高位)(也是busy flag) 15 BLA 背光电源正极 16 BLK 背光 电源负极 表 RS R/W 操作说明 0 0 写入指令寄存器(清除屏等) 0 1 读busy flag(DB7),以及读取位址计数器(DB0~DB6)值 1 0 写入数据寄存器(显示各字型等) 1 1 从数据寄存器读取数据 表1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 00H 01H 02H 03H 04H 05H 06H 07H 08H 09H 0AH 0BH 0CH 0DH 0EH 0FH 40H 41H 42H 43H 44H 45H 46H 47H 48H 49H 4AH 4BH 4CH 4DH 4EH 4FH 图2 基本的读写时序图 任务原理 FPGA所用的管脚分配任务3管脚分配如下: 实验结果 1、 2、 3、液晶屏第一行最后一位可实现 0~9 的循环变换,拨动复位键,计数从 0 重新开始。 实验心得 通过这次实验,第一第二、 第三、 附录:实验程序 //LCD1602驱动 /*-----版权声明----- * 描述:LCD1602驱动模块 *------------------ */ module lcd1602_drive( input clk, // 50MHz时钟 input rst_n, // 复位信号 // LCD1602 Input Value input [127:0] row1_val, // 第一行字符16*8=128 input [127:0] row2_val, // 第二行字符 // LCD1602 Interface output reg [ 7:0] lcd_data, // 数据总线 //简便写法,可以定义成2行 output lcd_e, // 使能信号 output reg lcd_rs, // 指令、数据选择 L/H output lcd_rw // 读、写选择 H/L ); // +++++++++++++++++++++++++++++++++++++ // 分频模块 开始 // +++++++++++++++++++++++++++++++++++++ reg [15:0] cnt; // 计数子 always @ (posedge clk, negedge rst_n) if (!rst_n) // may begin ... end cnt = 0; else cnt = cnt + 1b1; //每次上升沿,cnt加1,最大2^16-1 // 500Khz ~ 1MHz 皆可 wire lcd_clk = cnt[15]; // (2^15 / 50M) = 1.

文档评论(0)

aicencen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档