- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业(设计)论文_hdb3码电路测试与fsk2电路设计课程设计
《专业综合课程设计》任务书
学生姓名: 专业班级:
指导教师: 工作单位:
题 目: HDB3码电路测试与FSK2电路设计
课程设计目的:
通过对THEX-1型综合实验平台的使用,较深入了解通信电路的原理;
掌握通信电路的测试方法和设计实验的方法;
学习利用EWB仿真设计简单通信系统的方法;
练习利用Protel绘制PCB电路的方法;
提高正确地撰写论文的基本能力。
课程设计内容和要求
电路测试:测试HDB31,HDB32,HDB33,DPLL,PLL实验电路板。要求详细分析实验电路的工作原理(说明每个元器件的作用和功能),写出测试项目,并对测试结果作出详细分析;如果电路板不能测出所需要的结果,要分析原因,找出电路板损坏的部位。
用EWB做出FSK2的仿真电路,并测试各点的波形;要求详细分析电路原理(说明每个元器件的作用和功能),对测试结果作出详细分析。
用Protel绘制AMDEM2的PCB电路。
查阅不少于6篇参考文献
目录
摘要
此次专业课程设计主要分为电路测试部分、电路仿真以及PCB的绘制。电路测试主要测试HDB3码、DPLL数字锁相环,PLL锁相频率合成器等实验。电路仿真主要是对FSK的进行仿真以及AMDEM2的PCB的绘制。经过此次课程设计,主要是对所学的专业课进行整合以及综合应用。
关键词:电路测试仿真、FSK、AMDEM2、PCB
Abstract
The professional curriculum is divided into parts of the circuit testing, circuit simulation and PCB drawing. The main test circuit testing HDB3 ,DPLL,PLL and other experiments. Circuit simulation carried out mainly for HDB33 and RECEIVER, simulation and PCB drawing. After the course design, mainly for the study of specialized courses and comprehensive application integration.
Key words:circuit testing and simulation、FSK、AMDEM、PCB
1 电路调试实验
1.1多级伪随机码发生实验
1.1.1 电路工作原理
(一)电路组成
多级伪随机码发生实验是供给HDB3、PSK等实验所需时钟和基带信号。图1-1是实验电原理图,由以下电路组成:
1.内时钟信号源;2.多级分频电路;3.3级伪随机码发生电路;
4.4级伪随机码发生电路;5.5级伪随机码发生电路。
图1-1(a)
图1-1(b)
(二)电路工作原理
1.内时钟信号源
内时钟信号源由晶振J1、电阻R2和R3、电容C1、非门U1A,U1B组成,若电路加电后,在U1A的输出端输出一个比较理想的方波信号,输出振荡频率为4.096MHz,经过D触发器U2B进行二分频,输出为2.048MHz方波信号。
2.三级基准信号分频
设电路的输入时钟信号为2.048MHz的方波,由可预置四位二进制计数器(带直接清零)组成的三级分频电路组成,可逐次分频至1K方波。U3、U4、U5的第二引脚为各级时钟输入端,输入时钟为2.048MHz、P128KHz、8KH。
3.3级伪随机码发生器电路
伪随机序列,也称作m序列,它的显著特点是:(a)随机特性;(b)预先可确定性;(c)可重复实现。
本电路采用带有两个反馈的三级反馈移位寄存器,示意图见图1-2。若设初始状态为111(Q2Q1Q0=111),则在CP时钟作用下移位一次后,由Q1与Q0模二加产生新的输入Q=Q0Q1=11=0,则新状态为Q2Q1Q0=011。当移位二次时为Q2Q1Q0=001;当移位三次为Q2Q1Q0=100;移位四次后为Q2Q1Q0=010;移位五次后为Q2Q1Q0=101;移位六次后为Q2Q1Q0=110;移位七次后为Q2Q1Q0=111;即又回到初始状态Q2Q1Q0=111。该状态转移情况可直观地用“状态转移图”表示。见图1-3。
图1-1(b)上图是实验系统中3级伪随机序列码发生器电原理图。从图中可知,这是由三级D触发器和异或门组成的三级反馈移存器。在测量点PN处的码型序列为1110010周期性序列。若初始状态为全“零”则状态转移后亦为全“零”,需增加U8A三输入与非门“破全
您可能关注的文档
- 清江半岛南滨花园物业管理方案_本科毕业论文.doc
- 毕业(设计)论文_lng配套天然气管道项目马盘岭隧道工程施工组织设计.doc
- 年产20万吨合成氨合成工段工艺设计_课程设计说明书_本科毕业论文.doc
- 大学生毕业论文_太阳能蔬菜育苗自动控制系统项目技术总结.doc
- 毕业(设计)论文_苯甲苯精馏塔设计论文课程设计.doc
- 年产5万吨镍合金产业链及配套加工基地项目(综合楼工程)工程施工组织方案(附网络图、平面图)_本科毕业论文.doc
- 某企业经理财务报表分析论文_本科毕业论文.doc
- 门禁系统设计_本科毕业论文.doc
- 毕业(设计)论文__凤铝铝材建筑门窗热工性能计算书.doc
- 大学生毕业论文_新泰浩洋光伏爆破设计方案.doc
最近下载
- 第一模块历史的天空中国传统文化.ppt VIP
- 《温室气体 产品碳足迹量化方法与要求 光伏并网逆变器》.pdf VIP
- 护理事业编面试往届护士自我介绍.docx VIP
- 新时代大学生劳动教育 课件 第二章 正确的劳动观——树立劳动思想与观念.pptx VIP
- 2022年江苏省南京市联合体中考二模历史试题.docx VIP
- 福建省儿童系统保健管理指导手册.pdf.pdf VIP
- 《物联网工程导论》教学大纲.docx VIP
- 宁波护士事业招聘考试题.pdf VIP
- GB10827.1-2014 工业车辆 安全要求和验证 第1部分 自行式工业车辆(除无人驾驶车辆伸缩臂式叉车和载运车).pdf VIP
- 贝雷梁桁架结构图.pdf VIP
文档评论(0)