dds正弦波信号发生源.docVIP

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
dds正弦波信号发生源.doc

《EDA》综合设计报告 题目:dds正弦波信号发生源 班级:测量12301 学号姓名:李博文 地点:工业中心EDA机房 2014年 一.课题设计简介 DDS是一种以全数字技术从相位概念出发直接合成所需波形的一中频率合成技术。目前使用最广泛的方式是利用高速存储器做查找表,然后通过高速DAC输出已经用数字形式存入的正弦波。 二.课题设计具体思路(包括设计的原理图,主要源程序及注释) DDS信号源正弦波的合成由dds_fen,dds_sin,dds_rom三部分组成 总体设计框图如图1。 图1 (1)端口说明 Clk:系统时钟 Clr:清零信号 Datain[19..0]:设定频率值 Dataout[7..0]:频率输出 (2) dds_fen模块 根据需要生成的频率信号,产生对应的时钟信号,是DDS设计的核心部分。clk为系统时钟,clr为清零信号,datain为所需频率值。该模块根据datain提供的频率值,产生对应的后续模块的时钟信号。在后续正弦波所需模块中需要提供的时钟信号为所需频率的64倍,通过相位累加产生模块中需要。 dds_fen模块的VHDL原代码如下 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; ENTITY dds_fen IS GENERIC(WIDTH:INTEGER:=20; clk_k:INTEGER:; PORT(clk,clr:IN STD_LOGIC; datain:IN STD_LOGIC_VECTOR(WIDTH-1 DOWNTO 0); clk_out:OUT STD_LOGIC); END; ARCHITECTURE one OF dds_fen I BEGIN data_c=datain000000; PROCESS(clk,clr,datain) BEGIN IF clr=1 THEN q=0; ELSIF clkEVENT AND clk=1 THEN IF qclk_k-CONV_INTEGER (data_c) THEN q=q+CONV_INTEGER (data_c); clk_out_c=0; ELSE q=0; clk_out_c=1; END IF; END IF; END PROCESS; clk_out=clk_out_c; END; (3)dds_sin模块实现正弦波地址数据输出, 模块的VHDL原代码如下 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; ENTITY dds_sin IS GENERIC(WIDTH:INTEGER:=6; depth:INTEGER:=64); PORT(clk,clr:IN STD_LOGIC; q:OUT STD_LOGIC_VECTOR(WIDTH-1 DOWNTO 0)); END; ARCHITECTURE one OF dds_sin IS SIGNAL q1:INTEGER RANGE 0 TO (depth-1); BEGIN PROCESS(clk,clr) BEGIN IF clr=1 THEN q1=0; ELSIF clkEVENT AND clk=1 THEN IF q1(depth-1) THEN q1=q1+1; ELSE q1=0; END IF;

文档评论(0)

dmz158 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档