- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
HDB编码讲述
武汉理工大学《通信原理》课程设计
PAGE \* MERGEFORMAT 19
目录
TOC \o 1-3 \h \u HYPERLINK \l _Toc18696 1、引言 PAGEREF _Toc18696 2
HYPERLINK \l _Toc24388 2、VHDL语言的介绍 PAGEREF _Toc24388 3
HYPERLINK \l _Toc8124 3、HDB3码介绍 PAGEREF _Toc8124 4
HYPERLINK \l _Toc18623 3.1 数字基带信号 PAGEREF _Toc18623 4
HYPERLINK \l _Toc29348 3.2NRZ,AMI,HDB3码之间的对应关系 PAGEREF _Toc29348 5
HYPERLINK \l _Toc6553 4、HDB3码编码器的建模与实现 PAGEREF _Toc6553 6
HYPERLINK \l _Toc15482 4.1 HDB3码的编码规则 PAGEREF _Toc15482 6
HYPERLINK \l _Toc15241 4.2 基于VHDL的编码器的建模及实现 PAGEREF _Toc15241 6
HYPERLINK \l _Toc14963 4.2.1 编码器的VHDL建模 PAGEREF _Toc14963 6
HYPERLINK \l _Toc28641 4.2.2 基于VHDL编码器的实现 PAGEREF _Toc28641 6
HYPERLINK \l _Toc1477 4.2.3添加符号“B”的实现 PAGEREF _Toc1477 9
HYPERLINK \l _Toc31615 4.3编码中单/双极性转换的实现 PAGEREF _Toc31615 9
HYPERLINK \l _Toc9804 4.4 HDB3码编码器完整源程序 PAGEREF _Toc9804 10
HYPERLINK \l _Toc11107 4.5 HDB3码编码器的波形仿真及分析 PAGEREF _Toc11107 12
HYPERLINK \l _Toc20313 总结与心得 PAGEREF _Toc20313 15
HYPERLINK \l _Toc16061 参考文献 PAGEREF _Toc16061 16
1、引言
数字基带信号的传输是数字通信系统的重要组成部分之一。特别是HDB3码的使用,其不但保持AMI码的优点,更使连0串的个数减到至多0个的优点,而且还克服了AMI码的关于可能出现长连0串而造成提取定时信号困难的缺点。基于上述的特点HDB3码在通信传输领域应用很广泛,因此其作为CCITT推荐使用的码型之一。
本课程设计的主要工作是HDB3码的编码的建模与实现,对于HDB3编码模块,一般以硬件的方式来实现的。但它具有产品更新慢、设计灵活性差、不可重配置及现场升级性能缺乏等缺点。因此拟采用可编程逻辑电路来实现。可编程逻辑电路是EDA的一个重要技术基础,主要包括FPGA和CPLD,它们具有丰富的可重配置逻辑资源,既包含有大量实现组合逻辑的资源;还包含有相当数量的触发器,因此采用EDA技术进行电子系统的设计有以下优点:
(1)系统可现场编程,在线升级;
(2)用软件的方式设计硬件;
(3)整个系统可集成在一个芯片上,体积小、功耗低、可靠性高;
(4)用软件方式设计的硬件系统的转换是由有关的开发软件自动完成,降低了系统设计的难度。2、VHDL语言的介绍
常用的硬件描述性语言有VHDL、Verilog和ABEL语言。VHDL语言起源于美国国防部的VHSIC,VHDL是一种高级描述语言,适用于行为级和RTL级的描述相对与Verilog语言和ABEL语言这些较低一级的适合描述门级电路的描述性语言而言,其具有以下的优点:
⒈设计方法灵活、支持广泛
⒉系统硬件描述能力强
⒊VHDL语言描述与工艺不发生关系
⒋VHDL语言标准、规范,易于共享和复用
基于上述的特点,可知VHDL语言可读性好,又能被计算机识别。VHDL语言中设计实体、程序包、设计库,为设计人员重复利用已有的设计提供了诸多技术手段。可重复利用他人的IP模块和软核也是VHDL的另一特色,许多设计不必每次都从头再来,只要在更高层次上把IP模块组合起来,就能达到事半功倍的效果。这样,设计人员自行开发的IP模块在集成电路设计中占有重要的地位。因此本课程设计采用VHDL语言设计一个完善的HDB3码编码器。
文档评论(0)