OC门及三态门讲课.pptVIP

  1. 1、本文档共31页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(3) 闲置输入端的处理 (4)信号的正确使用 TTL 电路输入端悬空时相当于输入高电平, CMOS 电路多余输入端不允许悬空。 CMOS电路多余输入端与有用输入端的并接仅适用于工作频率很低的场合。   数字电路中的信号有高电平和低电平两种取值,高电平和低电平为某规定范围的电位值,而非一固定值。门电路种类不同,高电平和低电平的允许范围也不同。 或门和或非门 与门和与非门 多余输入端接地或与有用输入端并接 多余输入端接正电源或与有用输入端并接 UIL ? UOL ? 0 V UIH ? UOH ? VDD CMOS 传输门既可传输数字信号, 也可传输模拟信号。 ? 当输入端外接电阻 RI 时 RI < ROFF 相当于输入逻辑 0 RI > RON 相当于输入逻辑 1 TTL 电 路 CMOS 电路 CMOS 门电路由于输入电流为零, 因此不存在开门电阻和关门电阻。 拓展 设计一个3人抢答电路。3人A、B、C各控制一个按键开关KA、KB、KC和一个发光二极管DA、DB、DC。谁先按下开关,谁的发光二极管亮,同时使其他人的抢答信号无效。 EXIT EXIT CT74LS00管脚图和实物图 该集成块中有四个独立的与非门,每个门的输入端为2个,所以称为四-二输入 注意!在实际使用中,必须注意管脚的排列! 使用时需外接 上拉电阻 RL 即 Open collector gate,简称 OC 门。 常用的有集电极开路与非门、三态门、或非门、与或非门和异或门等。它们都是在与非门基础上发展出来的,TTL 与非门的上述特性对这些门电路大多适用。 VC 可以等于 VCC也可不等于 VCC ? 二、其他功能的 TTL 门电路 (一)集电极开路与非门 1. 电路、逻辑符号和工作原理 功 能 OC门    OC门具有与非逻辑功能,其逻辑表达式为 。 输入端有一个或数个为低电平时,输出高电平。 输入均为高电平时,输出低电平 即有0出1 ,全1出0 (二)TTL 与非门的工作原理   TTL 电路输入端悬空时相当于输入高电平。 注意 相当于与门作用。 因为 Y1、Y2 中有低电 平时,Y 为低电平;只有 Y1、Y2 均为高电平时,Y 才为高电平,故 Y = Y1 · Y2。 2. 应用 (1) 实现线与   两个或多个 OC 门的输出端直接相连,相当于将这些输出信号相与,称为线与。 Y   只有 OC 门才能实现线与。普通 TTL 门输出端不能并联,否则可能损坏器件。 注意 TTL CMOS RL VDD +5 V (3)实现电平转换   TTL 与非门有时需要驱动其他种类门电路,而不同种类门电路的高低电平标准不一样。应用 OC 门就可以适应负载门对电平的要求。   OC 门的 UOL ? 0.3V,UOH ? VDD,正好符合 CMOS 电路 UIH ? VDD,UIL ? 0的要求。 VDD RL OC门可以直接接较大电流的负载,如继电器、指示灯、发光二极管等。普通TTL 与非门不允许直接驱动电压高于5V的负载,否则将被损坏。 (二)三态输出门 1. 电路、逻辑符号和工作原理   只有当使能信号 EN = 0 时才允许三态门工作,故称 EN 低电平有效。 EN 称使能信号或控制信号,A、B 称数据信号。 当 EN = 0 时,Y = AB, 三态门处于工作态; 当 EN = 1 时,三态门输出呈现高阻态,又称禁止态。 三态门的输出有0、1、高阻三种状态,故称三态门。当出现高阻状态时,门电路的输出阻抗很大,使得输入和输出之间呈现开路状态。 EN 即 Enable 功能表 Z 0 AB 1 Y EN 使能端的两种控制方式 使能端低电平有效 使能端高电平有效 功能表 Z 1 AB 0 Y EN EN 逻辑符号 名 称 输出表达式 3、常用三态门的图形符号和输出逻辑表达式 Y = 高阻 (EN=0 时) A (EN=1 时) Y = A (EN= 0 时) 高阻 (EN= 1 时) Y = 高阻 (EN= 0 时) AB (EN=1 时) Y = 高阻 (EN= 1 时) AB (EN=0 时) 三态非门 (1 控制有效) 1 EN EN A Y 1 EN EN A Y EN EN A Y B EN EN A Y B 三态非门 (0 控制有效) 三态与非门 (1 控制有效) 三态与非门 (0 控制有效) 2. 三态门的应用   说明

文档评论(0)

金不换 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档