- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
SPI串行总线接口的Verilog实现
摘 要:集成电路设计越来越向系统级的方向发展,并且越来越强调模块化的设计。SPI(Serial Peripheral Bus)总线是Motorola公司提出的一个同步串行外设接口,容许CPU 与各种外围接口器件以串行方式进行通信、交换信息。本文简述了SPI总线的特点,介绍了其4条信号线,SPI串行总线接口的典型应用。重点描述了SPI串行总线接口在一款802.11b芯片中的位置,及该接口作为基带和射频的通讯接口所完成的功能,并给出了用硬件描述语言Verilog HDL 实现该接口的部分程序。该实现已经在Modelsim 中完成了仿真, 并经过了FPGA 验证, 最后给出了仿真和验证的结果。
??? 在SOC设计中,利用EDA 工具设计芯片实现系统功能已经成为支撑电子设计的通用平台.并逐步向支持系统级的设计方向发展。而且,在设计过程中,越来越强调模块化设计。??? SPI总线是Motorola公司提出的一个同步串行外设接口,具有接口线少、通讯效率高等特点。本文给出的是利用Verilog HDL实现的SPI总线模块,该模块是802.11b无线局域网芯片中一个子模块,该模块完成了芯片中基带(base band)与RF的通讯工作.
1 SPI总线接口概述??? SPI(Serial Parallel Bus)总线是Motorola公司提出的一个同步串行外设接口,允许CPU 与各种外围接口器件(包括模/数转换器、数/模转换器、液晶显示驱动器等)以串行方式进行通信、交换信息。他使用4条线:串行时钟线(SCK)、主机输入/从机输出线(MISO)、主机输出/从机输入线(MOSI)、低电平有效的使能信号线(CS)。这样,仅需3~4根数据线和控制线即可扩展具有SPI接口的各种I/O器件 其典型结构如图1所示。?SPI总线具有以下特点:(1)连线较少,简化电路设计。并行总线扩展方法通常需要8根数据线、8~16根地址线、2~3根控制线。而这种设计,仅需4根数据和控制线即可完成并行扩展所实现的功能。(2)器件统一编址,并与系统地址无关,操作SPI独立性好。(3)器件操作遵循统一的规范,使系统软硬件具有良好的通用性。
2 SPI总线接口的设计与实现??? 该模块是802.1lb无线局域网芯片中的一子模块,其在芯片中的位置如图2所示。???? 其中base band(基带)为SPI的主控器(master),RF(射频)为SPI的受控器(slave)。SPI interface作为baseband与RF的通讯接口,主要完成以下工作:(1)将从base band接收到的16位的并行数据,转换为RF所能接收的串行数据,并将该数据根据SPI协议送给RF。(2)产生RF所需的时钟信号SCLK,使能信号CSB。(3)接收从RF传回的串行数据,并将其转换为并行数据。(4)将base band发送的数据,与RF返回的数据进行比较,并把比较结果传给base band。??? 下面给出用Verilog HDL语言实现前两项功能的关键程序,相关变量的声明在此略去。//generate a counteralways@ (posedge clock or negedge reset)begin? if(!reset)??? counter= 0;? else if(enable)? begin??? if(counter 53)??? counter=counter + 1;? endend//generate signal csbalways@ (posedge clock or negedge reset)begin? if(!reset)??? csb =1;? else if(counter= 1 counter = 50)??? csb = 0;? else??? csb = 1;end//Generate sclkalways@ (posedge clock or negedge reset)begin? case(counter)??? 6d02: sclk = 1;??? 6d05: sclk = 1;??? 6d08: sclk = 1;??? 6d11: sclk = 1;??? 6d14: sclk = 1;??? 6d17: sclk = 1;??? 6d20: sclk = 1;??? 6d23: sclk = 1;??? 6d26: sclk = 1;??? 6d29: sclk = 1;??? 6d32: sclk = 1;??? 6d35: sclk = 1;??? 6d38: sclk = 1;???
您可能关注的文档
- PEP小学英语五年Unit 4Part A说课稿.doc
- PEP小学英语三年下册第四单元第五课时公开课教学反思.doc
- Pep小学英语三年上册第一单元第一课时教案.doc
- PEP小学英语五年下册第一单元教学设计.doc
- PEP小学英语五年上册教案(全册).doc
- PEP小学英语五年下学期 Unit.doc
- PEP小学英语5 Unit 6 In a nature park.docx
- PEP小学英语六年上册教材内容解析.doc
- PEP小学英语六年上册Book 7 Recycle1 UNIT1.doc
- pep小学四年级英上册全册集体备课表格式教案.doc
- SRP“国家大学生新性实验计划”项目进行结题验收.doc
- Solidwork工程图模板制作.doc
- spss教程论文之善北京高校科技成果无形资产处置收益权的思考.doc
- SolidWork自定义属性——属性标签编制程序 Word 文档.docx
- starter Uit 1 Good morning单元说课教案.doc
- ST1002型龙门动式双主轴数控镗铣床简介- 斗杆-1007.doc
- Solidwork钣金结构设计数控冲床折弯CNCkad编程亚威金方圆数控冲床折弯CNCKAD后置.doc
- STC杯单片机系统计大赛比赛说明.doc
- SolidWork中文版从入门到精通——第1章:SW入门.docx
- solution o Financial Accounting, Libby, 6th Edition chap003.doc
最近下载
- 附件视频监控存储升级项目要求及参数.doc VIP
- 【高中地理】区域地理:天气与气候,气温及分布规律课时2课件 2023-2024学年高二人教版(2019)地理选择性必修1.pptx VIP
- 2025年安全金融知识题库及答案.docx VIP
- 施工方案管理培训课件.docx VIP
- 【高中地理】区域地理:天气与气候,气温及分布规律课时1课件2023-2024学年高二人教版(2019)地理选择性必修1.pptx VIP
- 全新IMPA船舶物料指南(第7版)电子版.xls VIP
- 东方财富杯金融安全知识题库.docx VIP
- 2025年最新详版征信报告个人信用报告样板模板word格式新版可编辑.docx
- 孙氏太极拳(孙禄堂原著孙剑云整理).pdf VIP
- 车辆抵押借款合同范本协议(2025版).docx VIP
文档评论(0)