一种CMOS动态闩电压比较器的优化设计-修订.docVIP

一种CMOS动态闩电压比较器的优化设计-修订.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种CMOS动态闩电压比较器的优化设计-修订

一种CMOS动态闩锁电压比较器的优化设计 李建中,魏同立东南大学 微电子中心,南京,210096,南京,2100摘要:提出了一种应用于Pipeline ADC和Sigma-Delta ADC中改进的动态闩锁电压比较器。采用0.35μm CMOS N阱工艺设计,工作2.5V单电源电压。通过详细的分析和优化,使比较器具有较小的输入失调电压和踢回噪声结果表明输入失调电压分布范围为28.6mV,最高的工作200MHz、功耗230μW。 关键词:比较器;模数转换器;正反馈;失调 中图分类号:TN432 文献标识码:A Anptimization Design of CMOS Dynamic Latched Voltage Comparator LI Jian-zhong ,WEI Tong-li (Micro-Electronics Center,Southeast University,Nanjing,210096,P.R.China) Abstract:An improved CMOS dynamic latched voltage comparator suitable for pipeline ADCs and Sigma-Delta ADCs is proposed. The proposed comparator is simulated in a 0.35μm CMOS N-Well process and operating at a single 2.5V supply. The simulation results show that after the input offset voltage and kickback noise are optimized, its operation frequency could be as high as 200MHz, and its input offset voltage distributing is 28.6mV, and the power consumption of the comparator is 230μw. Key words:Comparator;Analog-to-digital Converter;Positive feedback;Offset EEACC:2570D 引 言 在现代通信和信号处理系统中,模数转换器(ADCs)是非常重要的电路模块。特别是在电池供电的便携式移动通讯终端中,需要高速、低功耗和高分辨率的ADCs作为模拟和数字信号处理的接口。 应用于ADC中,比较器重要的性能指标包括工作速度、功耗、输入失调电压(offset)和噪声等。Pipeline ADC和Sigma-Delta ADC对比较器的输入失调电压的要求通常不很严格,但对工作速度提出了极高的要求;由于动态闩锁结构的比较器具有速度高、功耗小的特点,因此在Pipeline和Sigma-Delta ADC中,广泛采用了不带前置放大级和输入失调抵消电路的闩锁比较器[12]。但是,如果不仔细考虑比较器中各种失配影响,动态闩锁比较器存在输入失调电压过大的问题,此外,还可能会产生很大的踢回噪声(kickback noise),从而制约ADCs的性能。 本文提出了一种改进的CMOS动态闩锁电压比较器,通过对主要指标的分析和设计优化,达到了较低的输入失调电压。 低功耗闩锁电压比较器 闩锁电压比较器通常由前置输入级和正反馈闩锁电路构成,包括静态闩锁和动态闩锁,通常静态闩锁结构有较大的功耗,因此,本文主要考虑动态闩锁电压比较器的设计【3,4,5】。图1为文献[3]中的动态闩锁比较器。Latch为闩锁时钟,当Latch为低时,关断电源电流,A、B通过开关MP3和MP4接到VDD。当差分输入电压VID(VID=VIN+-VIN-)加到?输入对管MN3和MN4的栅端,且latch为高时,A、B点有电流通过,两个晶体管电压开始下降,中漏电流大的一端输出电压下降速度更快,使闩锁翻转为两个稳态中的一种。这种比较器的优点是只有在翻转状态才消耗功率,并且由于有NMOS和PMOS两个再生闩锁环路,通常只需几百个皮秒的再生时间,加快了电压比较器的速度。然而,这一比较器具有大的踢回噪声,由于输入差分对管MN3和MN4的漏极在闩锁翻转时连接至动态闩锁的输出端,而闩锁在状态翻转时是一个强正反馈过程,节点A和B处电压在再生时变化速率很高,这个突变信号会通过MN3和MN4的栅漏寄生电容反向耦合到比较器的输入端,如果比较器的前一级电路的输出阻抗很高的话,那么比较器的输入信号要经过较长的时间才能恢复,这个噪声即为踢回噪声。踢回噪声会严重干扰输入信号,导致电路的噪声特性变差。 图1 动态闩

您可能关注的文档

文档评论(0)

ikangyme + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档