- 8
- 0
- 约小于1千字
- 约 4页
- 2017-05-07 发布于北京
- 举报
锁相频率合成电路.doc
锁相频率合成电路
?? 一、 PLL (Phase-Locked Loop) ??? 锁相环路(简称PLL)由鉴相路、环路滤波器和压控振荡器组成的闭环电路,它是利用一种 相位误差信号去消除频率误差自动反馈控制电路,可实现无误差频率跟踪,即当 锁相环路锁定 时,输出信号的频率与输入信号频率相等,若输入信号频率发生变化,输出信号的频率也跟随 变化并保持相等。假如环路的输出信号和输入信号频率不等,则称锁相环路处于失锁状态。 ?? (一)组成和工作原理 ??? 入信号之间的相位误差成正比。 ????环路滤波器具有低通特性,用来消除 制电压的频谱纯度,提高系统的稳定性。 ????压控振荡器是一个电压频率(相位)变换电路,当uc(t)=0时它有一个固有振荡频率,用ωo0表示,在 环路滤波器的输出电压uc(t)的作用下,其振荡频率ωo在ωo0上下发生变化,因此压控振荡 器的振荡频率和 相位是受uc(t)控制的。 ????? 锁定状态:(i(t)- (o(t)= (i = (o ???????? 失锁状态:(i ( (o ?? (二)集成 ????CD4046是低频多功能单片集成 点,最高工作频率为1MHz,其内部组成框图如下图所示。 ?? 二、锁相频率合成器 ??? 锁相频率合成器由晶体振荡器、固定分频器、锁相环路和可编程序分频器等组成,通过改变可编程序 分频器的分频比,即可改变输出信号频率。此时输出信号的频率与晶体振荡器有相同频率稳定度和准确度 ,其缺点是频率调节不连续。 ?? (一)原理框图 ??? 其原理框图如下图所示。由石英晶体振荡器产生一高稳定度的标准频率源fs,经固定分频器进行M分频 后得到参考频率fr,显然有fr=fsM,它被送到锁相环路的鉴相器的一个输入端,而锁相环路压控振荡器的 输出频率为fo,经可编程序分频器N分频后,也送到鉴相器的另一个输入端。当环路锁定时,一定有fr=foN 因此,压控振荡器的输出信号频率为fo=NMfs=Nfr,亦即输出信号频率fo为输入参考信号频率fr的N倍,改变 分频系数N就可得到不同频率的信号输出,fr也是各输出信号频率之间的频率间隔,称为频率合成 器的频率分辨率。 ? (二)应用实例
原创力文档

文档评论(0)