第3章组合逻辑电路汇编.pptx

  1. 1、本文档共89页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《数字电路与逻辑设计》 电子课件范文兵iewbfan@zzu.edu.cn2016年12月6日第三章组合逻辑电路3.1概述一、组合逻辑电路的特点从功能上从电路结构上任意时刻的输出仅取决于该时刻的输入信号组合不含记忆(存储)元件二、逻辑功能的描述输出与输入之间可以用如下逻辑函数来描述:或者写成向量函数的形式:3.2.1组合电路的分析组合逻辑电路的分析步骤如下:1.分别用符号标记各级门的输出端2.从电路的输入到输出逐级写出逻辑函数式,最后得到整个电路的输出与输入关系的逻辑函数式。用卡诺图或公式化简法将逻辑函数化成最简形式。4.为使电路功能更加直观,列出逻辑函数真值表,分析电路逻辑功能。3.2.组合逻辑电路的分析方法和设计方法【例3.2.1】试分析图3.2.1电路的逻辑功能。解:根据逻辑图可写出与之间的逻辑函数式当M=0时当M=1时列出两种情况下的真值表如表3.2.1。由真值表可知,M=1时完成8421-BCD码转换为格雷码;M=0时完成格雷码转换为8421-BCD码。3.2.2组合电路的设计组合逻辑电路设计的一般步骤如下:1.根据设计题目要求,进行逻辑抽象,确定输入变量和输出变量及数目,明确输出变量和输入变量之间的逻辑关系。2.将输出变量和输入变量之间的逻辑关系(或因果关系)列成真值表。3.根据真值表写出逻辑函数,并用公式法和卡诺图方法将逻辑函数化简成最简表达式。4.选用小规模集成逻辑门电路或中规模的常用集成组合逻辑电路或可编程逻辑器件构成相应的逻辑函数。具体如何选择,应根据电路的具体要求和器件的资源情况来决定。5.根据选择的器件,将逻辑函数转换成适当的形式①在使用小规模集成门电路进行设计时,为获得最简单的设计结果,应把逻辑函数转换成最简形式,即器件数目和种类最少。因此通常把逻辑函数转换为与非-与非式或者与或非式,这样可以用与非门或者与或非门来实现。②在使用中规模组合逻辑电路设计电路时,需要将逻辑函数化成常用组合逻辑电路的逻辑函数式形式,具体做法将在下一节介绍。③如果使用存储器或可编程逻辑器件来实现,具体做法将在第七章介绍。6.根据化简或变换后的逻辑函数式,画出逻辑电路的逻辑图。【例3.2.2】试设计一个供三人使用的表决逻辑电路。即三个人中,有两个或三个人表示同意,则表决通过,否则为不通过。解:1.首先进行逻辑抽象用A、B、C表示每个人的表决结果,用Y表示三人的表决结果。因此,A、B、C为输入逻辑变量,Y为输出逻辑变量。用“1”表示表决人同意或表决通过,“0”表示表决人不同意或表决不通过。根据题意列出表3.2.2所示的逻辑真值表。2.根据真值表,画出三变量逻辑函数卡诺图,如图3.2.2所示,化简后得到Y的逻辑函数表达式。(3.2.1)3.选定器件类型为小规模集成门电路。4.根据式(3.2.1)画出逻辑电路图,得到图3.2.3电路。这里用到与门和或门。若用其他类型门电路来组成这个逻辑电路,应将最简与-或式化成相应的形式。例如,要求用与非门实现这个逻辑电路时,应当将逻辑函数化成与非-与非表达式。(3.2.2)根据式(3.2.2)可以全部用与非门实现的逻辑电路图,如图3.2.4所示。如果用与或非门实现这个逻辑电路,必须把式(3.2.2)化成最简的与-或-非表达式。在第一章我们讲过,可以圈卡诺中的0,然后求反而得到。圈0卡诺图如图3.2.5所示,得到式(3.2.3)的与-或-非式为(3.2.3)按照式(3.2.3)画出用与-或-非门组成的逻辑电路如图3.2.6所示。3.3编码器和译码器3.3.1编码器编码:广义上讲,将具有特定意义的信息(如文字、符号或数字),赋予相应的二进制代码的过程普通编码器(二进制编码器、二-十进制编码器)优先编码器一、二进制编码器特点:任何时刻只允许输入一个编码信号。例:三位二进制编码器输入输出I0I1I2I3I4I5I6I7Y2Y1Y01000000000001000000001001000000100001000001100001000100000001001010000001011000000001111根据真值表和、互相排斥的约束条件,只要将使输出值为1的输入变量直接相加,即可得到输出的最简与-或表达式。与非-与非式:二、二进制优先编码器特点:几个输入端同时加输入信号时,编码器能够按照一定的优先次序,对优先级最高的输入信号进行编码,而不理睬级别低的信号例:8线-3线优先编码(74LS148)(设I7优先权最高…I0优先权最低)由逻辑电路图可得到输出表达式为状态11不工作01工作,但无输入10工作,且有输入00不可能出现附加输出信号的状态及含意义一片8线-3线优先编码器74LS148只具有八级优先编码功能,利用选通输入端、选通输出端和优先扩展输出端,可以实现多级优先编码。下面结合一个例子说明和信号实现电路扩

文档评论(0)

花仙子 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档