第3章集成逻辑门精讲.pptxVIP

  1. 1、本文档共72页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章 集成逻辑门;本章第一次课目标;3.1 晶体管的开关特性 ;1、二极管稳态开关特性;2、二极管瞬态开关特性;3、二极管开关应用电路;4、利用二极管构成或门;5、利用二极管构成与门;3.1.2 晶体三极管开关特性;2、三极管瞬态开关特性;3.2 TTL集成逻辑门 ;图3.2.2 A=0时TTL与非门各点电压;图3.2.3 A=B=C=1时TTL与非门各点电压;3.2.2 TTL与非门的主要外部特性;;AB段: VI0.7V,iI=(Vcc-0.7-VI)/R1 VI=0,IIS=(5-0.7)/4k=1.1mA;输入端通过电阻接地(作为低电平):;3、TTL与非门输出特性;B、输出高电平(输出电阻约100欧); 图3.2.9 IIH的产生 (a)输入端有低电平;(b)输入端全为高电平;C、主要参数:扇出系数N0 ;4、平均传输延迟时间;5、电源特性;TTL门电路参数;主要参数;3.2.3 TTL或非门、异或门、三态输出门等;2、TTL异或门;3、集电极开路TTL与非门(OC门); 图 3.2.16;4. 三态门;图3.2.23 接成总线结构 ?;图3.2.24 用三态门实现数据的双向传输;3.2.4 其他系列的TTL门电路;2. CT54S/74S系列; 图3.2.14 抗饱和三极管 (a)并接SBD的三极管;(B)电路符号;3 CT54LS/74LS系列;表3-2-3 TTL系列器件主要性能比较;课后作业;本章第2次课 目标;3.3 ECL电路及I2L电路的特点 ;3.3.2 集成注入逻辑电路(Integrated Injection Logic简称I2L);特点: 电路简单、集成度高 功耗低 能在低电压、小电流下工作 特别适合制作大规模数字集成电路。 如单片微处理器、大规模逻辑阵列、电子手表…等微型数字系统中。;3.4 MOS逻辑门;VGSVGS(th)N时,截止区iDS=0;2、转移特性;3、输入电阻和输入电容;3.4.2 MOS反相器和门电路;2、E/DMOS反相器及逻辑门电路;3.5 CMOS电路;3.5.2 CMOS反相器的主要特性;1、电压传输特性 静态功耗极低 抗干扰能力强 电源利用率高 输入阻抗高;3.5.3 CMOS传输门;3.5.4 CMOS逻辑门电路;2. CMOS或非门;3、带缓冲输出的CMOS门电路;4、CMOS三态门;3.5.5 CMOS电路的锁定效应;3.6 集成逻辑门电路的使用 ;2、产品型号简介;3.6.2 某些注意事项;B. CMOS门的静电击穿及预防;图3.5.1 CMOS输入保护电路 ;课后作业;P103 第10题(a);打码赚钱 打码打码一天能赚多少钱 打码平台 0 仐摋怡

文档评论(0)

过各自的生活 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档