- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第5章 时序逻辑电路;触发器是构成时序逻辑电路的基本逻辑部件。
? 它有两个稳定的状态:0状态和1状态;
? 在不同的输入情况下,它可以被置成0状态或1状态;
? 当输入信号消失后,所置成的状态能够保持不变。; 5.1 基本触发器;触发器有两个互补的输出端,
;;;;(3)波形分析例1 在用与非门组成的基本RS触发器中,设初始0,已知输入R、S的波形图,画出两输出端的波形图。;基本触发器的特点总结:;二、 同步RS触发器;2.逻辑功能;3.触发器功能的几种表示方法;(2)状态转换图
状态转换图表示触发器从一个状态变化到另一个状态或保持原状不变时,对输入信号的要求。
; (3)驱动表
驱动表是用表格的方式表示触发器从一个状态变化到另一个状态或保持原状态不变时,对输入信号的要求。; (4)波形图
已知同步RS触发器的输入波形,画出输出波形图。; 4.同步触发器存在的问题——空翻;三、 主从JK触发器;2.工作原理;3.JK触发器逻辑功能的几种表示方法;(3)状态转换图;例 已知主从JK触发器J、K的波形如图所示,画出输出Q的波形图(设初始状态为0)。;四、主从T触发器和T’触发器; 当T触发器的输入端为T=1时,
称为T’触发器。;五、D触发器
1.D触发器的逻辑功能
D触发器只有一个触发输入端D,因此,逻辑关系非常简单;;D触发器的状态转换图:;例 已知D触发器的输入波形,画出输出波形图。;六、触发器应用举例; 利用触发器的“记忆”作用,使抢答电路工作更可靠、稳定。;时序逻辑电路的基本概念;分析时序逻辑电路的一般步骤
1.由逻辑图写出下列各逻辑方程式:
(1)各触发器的时钟方程。
(2)时序电路的输出方程。
(3)各触发器的驱动方程。
2.将驱动方程代入相应触发器的特性方程,求得时序逻辑电路的状态方程。
3.根据状态方程和输出方程,列出该时序电路的状态表,画出状态图或时序图。
4.根据电路的状态表或状态图说明给定时序逻辑电路的逻辑功能。
;在数字电路中,用来存放二进制数据或代码的电路称为寄存器。;一、 数码寄存器;二、移位寄存器;移位脉冲;右移寄存器的时序图:;(2)左移寄存器;计数器——用以统计输入脉冲CP个数的电路。;一、二进制计数器;用“观察法”作出该电路的时序波形图和状态图。;(2)二进制异步减法计数器;二进制异步减法计数器的时序波形图和状态图。;二、非二进制计数器;1. 8421BCD码同步十进制加法计数器;然后将各驱动方程代入JK触发器的特性方程,得各触发器的次态方程:
;(3)作状态转换表。;(4)作状态图
和时序图。
;(5)检查电路能否自启动 ;2.8421BCD码异步十进制加法计数器;②各触发器的驱动方程:;(2)将各驱动方程代入JK触发器的特性方程,得各触发器的次态方程:
; (3)作状态转换表。;举例;(3)写出JK触发器的特性方程,然后将各驱动方程代入JK触发器的特性方程,得各触发器的次态方程:;②当X=1时:触发器的次态方程简化为:; 根据状态表或状态图, 可画出在CP脉冲作用下电路的时序图。;(6)逻辑功能分析:
原创力文档


文档评论(0)