2014湖北省电子设计竞赛E题.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2014湖北省电子设计竞赛E题

共3页,E- PAGE 3 2014 年TI杯大学生电子设计竞赛 E题:∑-Δ型A/D转换电路 1.任务 设计并制作1阶∑-Δ调制器,并在此基础上设计并制作∑-Δ型A/D转换电路,电路结构如图1所示。 图1 ∑-Δ 型A/D转换电路框图 2.要求 (1)设计并制作1阶∑-Δ调制器,具体电路框图如图2所示。图中为2V。要求∑-Δ调制器输出的1位数据流为TTL电平,时钟频率自定。(12分) (2)利用(1)中制作的1阶∑-Δ调制器,设计并制作∑-Δ 型A/D转换电路。要求A/D转换电路可设置工作于下列两种模式: (32分) 模式1,采样频率为100Hz,采样位数为12位; 模式2,采样频率为1600Hz,采样位数为8位。 (3)设计并制作∑-Δ型A/D转换电路的采样数据显示装置。要求可以显示A/D转换电路连续采样数据波形,显示的波形数据点数不少于200点。同时,在波形上显示一个光标,移动光标时能显示相应波形点的采样数据。 (6分) (4)改进∑-Δ 型A/D转换电路的显示装置,要求能计算A/D转换电路输出的采样数据的方差,并实时显示。方差的计算使用连续1秒的采样数据直接计算。 (10分) (5)改进∑-Δ型 A/D转换电路的设计,尽量减小A/D转换电路的本底噪声和量化噪声,提高∑-Δ 型A/D转换电路的采样精度。实现∑-Δ 型A/D转换电路能工作于下列模式: (20分) 模式3,采样频率为100Hz,采样位数为16位,有效位数不少于13位。 图2 1阶∑-Δ调制器的结构框图 (6)进一步提高∑-Δ型A/D转换电路的采样速度。实现∑-Δ 型A/D转换电路能工作于下列模式: (15分) 模式4,采样频率为1600Hz,采样位数为16位,有效位数不少于13位。 (7)其他自主发挥。 (5分) (8)设计报告 (20分) 项 目主要内容满分方案论证比较与选择,方案描述3理论分析与计算系统相关参数设计5电路与程序设计系统组成,原理框图与各部分的电路图,系统软件与流程图5测试方案与测试结果测试结果完整性,测试结果分析5设计报告结构及规范性摘要,正文结构规范,图表的完整与准确性2总 分20 3.说明 (1) 要求(1)中,要求减法器、积分电路、比较器和1位DAC分别用独立电路实现,并在A、B、C、D信号处应留有测试口,以便对信号波形进行观察。图3给出了各点的信号参考波形示意。 图3 1阶∑-Δ调制器中各点信号的波形示意 (2) 要求(3)设计并制作采样数据显示装置,可以使用自制的液晶显示;也可以借助外部显示设备,如示波器。但必须能显示∑-Δ 型A/D转换电路输出的连续采样数据,并能显示采样信号的波形。 (3) 采样数据的方差计算:将∑-Δ 型A/D转换电路输出的一组采样数据,记为,计算其均值,则方差为: 。

文档评论(0)

zw4044 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档