VERILOG硬件描述语言和数字逻辑电路设计选题.ppt

VERILOG硬件描述语言和数字逻辑电路设计选题.ppt

VERILOG硬件描述语言和数字逻辑电路设计选题.ppt

产生音符所对应频率的方波信号 例如产生“中音1”所对应的频率:523.25Hz ? 分 频 参考时钟 fs=3MHz 523.25Hz(中音1) 分频系数计算: M=6MHz/523.25Hz=? 产生音符所对应频率的方波信号 在输入参考频率fc=3MHz时,计算简谱中所有音符的分频系数。 实际上,只要各个音符之间的相对频率关系不变,演奏出的音乐听起来就不会“走调”。 二、音符与持续时间(节拍) 组成乐曲的每个音符除频率外,还有持续时间,它可以由节拍控制器控制。对于四分音符为一拍的乐谱,如果全音符的持续时间为一秒,那么8分音符就为0.125秒,四分音符为0.25秒,二分音符为0.5秒。 分 频 M 参考时钟 fs=3MHz 音符频率信号 节拍控制器 三、基于FPGA的乐曲自动演奏器 实现原理框图(1) 音符频率输出 基本实现原理框图 三、基于FPGA的乐曲自动演奏器 实现原理框图(2) 基于FPGA的嵌入式设计实现原理框图 设计练习: 十一.自选题目 要求: 题目选好后,自定一个设计要求,并简要给出设计过程(框图) Verilog HDL大作业 西电电子所 (宋万杰) 一.交通控制器 二.彩灯控制器 三.自动售邮票机 四.8位二进制乘法电路 五.量程自动转换的数字式频

文档评论(0)

1亿VIP精品文档

相关文档