基于S3C44B0的最小系统设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于S3C44B0的最小系统设计

专业实训报告 题目:基于S3C44B0的最小系统设计 姓名:陈磊 专业:电子09-2 学号:0906040202 指导教师:张振宇 目 录 概述------------------------------------------ 3 1、设计目的-------------------------------------3 2、设计任务-------------------------------------3 3、设计思路-------------------------------------4 电路设计-------------------------------------- 6 1、电源和复位电路设计-----------------------------5 2、晶振电路设计-------------------------------8 3、JTAG接口------------------------------------10 4、存储器电路设计-------------------------------11 三、PCB布局和布线--------------------------------- 13四、硬件调试-------------------------------------- 14五、总结与展望------------------------------------15 六、参考文献-------------------------------------- 16 一、概述 1、设计目的: 板级电子系统开发是电子类及相关专业非常重要的实践性教学环节,安排在大三下学期进行。 通过开发完整的电子系统,可实训和检验学生运用所学知识进行电子设计的能力,为后续课程和毕业设计以及就业打下良好基础。 2、设计任务:在S3C44B0开发板上设计最小系统 3、设计思路(原理组成框图、资源分配) 既然是设计最小系统就需要反映出“系统”和“最小”两大特征来,只有独立运行而且方便调试的ARM硬件才能成为“系统”,而“最小”则要求设计的系统不能大而全,仅仅需要设计让系统能独立运行和调试的几本硬件就可以了,另外成本也尽可能的低。满足上述功能的s3c44b0最小系统设计思路如下,要让s3c44b0处理器能独立运行和调试就必须满足基本的独立运行和调试工作条件,因此需设计下列基本电路及系统:电源、时钟、复位电路、存储系统、调试系统。 是一款基于ARM7TDMI内核技术的16/32位RISC处理器,扩展了一系列完整的通用外围器件,使系统的费用降至最低,减低了硬件开发的难度。本嵌入式系统配置了2MB的FLASH存储器以及8MB的SDRM存储器。S3C44B是在国内广泛使用的Samsung公司的基于ARM7TD内核的SoC。该芯片功能强大,为手持设备和一般类型应用提供了高性价比和高性能的微控制器解决方案。它的低功耗和出色的全静态设计特别适用于对成本和功耗敏感的应用。SAMSUNG公司推出的16、32位RISC处理器S3C44BOX为手持设备和一般类型应用提供了高性价比和高性能的微控制器解决方案。为了降低成本,S3C44BOX提供了丰富的内置部件,包括8KBCache和内部SRAM,LCD控制器,带自动握手的2通道UART,4通道DMA,系统管理器(片选逻辑,FP/EDO/SDRAM控制器)。带PWM功能的5通道定时器和一个内部定时器,I/O端口,RTC,8通道10位ADC,IIC_BUS 接口,IIS_BUS接口,同步SIO接口和PLL倍频器。 S3C44B0X特性 (3)S3C44B0X的结构框图如下图: 1.复位电路可完成系统上电复位和在系统工作时用户按键复位。 2.电源电路为S3C44B0X及其他需要3.3V电源的外围电路供电。 3.晶振为系统提供工作时钟,通过片内PLL(时钟发生器)电路 倍频作为微 4.处理器的工作时钟。 5.Flash存储器可存放已调试好的用户应用程序、嵌入式操作系 统或其他在系统掉电后需要保存的用户数据等。 6.SDRAM存储器作为系统运行时的主要区域,系统及用户数据、 堆栈均位于SDRAM存储器中。 7.JTAG接口可对芯片内部的所有部件进行访

文档评论(0)

jiulama + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档