示波器的实现要点.docxVIP

  1. 1、本文档共22页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实现基本任务是采集模拟信号并把它显示在VGA上。这个任务的执行分为几个阶段。图2显示了一个分立的模块所形成的示波器。图2说明信号流和模块在FPGA中实现的。在图2中,黑色边框的块是在FPGA中实现的。模拟信号的采样是ADC块完成的。压缩机模块降低ADC的动态信号的变化范围以支持VGA显示。这模块还处理示波器的附加功能。示波器模块缓冲数据和处理VGA输出块。VGA块缓冲区的数据再次VGA显示器上显示。图3说明了这个项目的核心部分。其余部分原理图初始化现有驱动IP核,比如VGA / ADC模块和锁相环块。图3部分quartusu顶层原理图实现示波器的核心部分每一块在FPGA中的实现在以下小节说明。模数转换信号转换子板(THDB_ADA)Terasic用于采样模拟信号。子板表面对应DE2的外设接口,并且提供14-bit分辨率和数据转换速率达65MHz。子板的采集样本的IP核从实验中获得的。然而,IP块只实现了驱动程序从子板的一个通道获取数据。子板在硬件上支持第二个通道和连接的存在。第二个通道的实体连接来自子板的数据表,通过使用图4和图5中引出来的GPIO来加入IP核。除了输入/输出添加到IP核心,下面的代码行添加到ADC IP块。assign adc_a = {GPIO_0_TEMP[17], GPIO_0_TEMP[19], GPIO_0_TEMP[20], GPIO_0_TEMP[21],GPIO_0_TEMP[22], GPIO_0_TEMP[23], GPIO_0_TEMP[24],GPIO_0_TEMP[25], GPIO_0_TEMP[26],GPIO_0_TEMP[27], GPIO_0_TEMP[28], GPIO_0_TEMP[29], GPIO_0_TEMP[30], GPIO_0_TEMP[31]};// Above line assigns the output adc_a with the signals taken from the GPIO header in datasheetassign GPIO_0_TEMP[35] = 0; // Channel A Enabled附录C ADC块下面的代码ADC模块的驱动程序是带有第二通道的。// CODE TO INTERFACE WITH THE DSP BOARDmodule dsp(GPIO_0_TEMP, // GPIO Connection 0GPIO_1_TEMP, // GPIO Connection 1adc_b, // Output Data from ADC Badc_a, // Output Data from ADC A //ZLKdac_b, // Input Data towards DAC BCLK_DAC, // DAC Sampling clockCLK_ADC); // ADC Sampling clock//////////////////////// GPIO ////////////////////////////////inout [35:0] GPIO_0_TEMP; // GPIO Connection 0inout [35:0] GPIO_1_TEMP; // GPIO Connection 1//////////////////////// ADC DAC I/O ////////////////////////////output [13:0]adc_b;output [13:0]adc_a; //ZLKinput [13:0]dac_b;//////////////////// SAMPLING FREQUENCIES ///////////////////////input CLK_DAC, CLK_ADC;/////////////////// GPIO MAPPING ////////////////////////assign adc_b ={GPIO_0_TEMP[15],GPIO_0_TEMP[13],GPIO_0_TEMP[14],GPIO_0_TEMP[12],GPIO_0_TEMP[11],GPIO_0_TEMP[9],GPIO_0_TEMP[10],GPIO_0_TEMP[8],GPIO_0_TEMP[7],GPIO_0_TEMP[5],GPIO_0_TEMP[6],GPIO_0_TEMP[4],GPIO_0_TEMP[3],GPIO_0_TEMP[1]};assign adc_a ={GPIO_0_TEMP[31],GPIO_0_TEMP[29],GPIO_0_TEMP[30],GPIO_0_TEMP[28],GPIO_0_TEMP[27],GPIO_0_TEMP[25],GPIO

文档评论(0)

tt435678 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档