- 1、本文档共4页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术试题3
陕西理工学院考试试卷
科目:数字电子技术(A) 系班:
题号 一 二 三 四 五 六 七 八 九 十 总分 得分 阅卷人 一、填空题(每空1分,共15分)
1.下列数中最大数是 ,最小数是 。
(100101110)2 ; (12F)16 ; (301)10 ; (454)8 。
2.逻辑代数的三种基本运算是指 运算、 运算和 运算。
3.函数Y=AB+B-(C+AD)的对偶式为 。
4.Y(A,B,C)=AB+BC+AC=∑m 。
5.用四输入端或非门实现Y=A B-C时,多余的一个输入端应接 电平。
6.就电路组成而言,组合电路一般由 组合而成,时序电路必须含有存储单元,通常由 构成存储单元。
7.JK触发器的特性方程是 。
8.四位移位寄存器,如果串行输入,经过 个CP脉冲可以得到并行输出,再经过 个CP脉冲可得到4位串行输出。
9.当555定时器的电源电压VCC = +12V时,经电阻分压器获得的两个参考电压分别是 和 。
二、选择题(将正确答案编号填入,每小题3分,共15分)
1.电路如图2-1所示,ABCD输入组合中,能使电路输出Z为“0”的输入组合是( )。
① 0010
② 1001
③ 1011
④ 1000
2.下列逻辑器件中,属于时序逻辑电路的有( )。
① 寄存器 ② 全加器 ③ 译码器 ④ 计数器
3.用寄存器寄存16位二进制代码,需要选用( )。
① 四个触发器 ② 八个触发器
③ 十六个触发器 ④ 三十二个触发器
4. 图2-2所示电路中,能实现Y= A-功能的有( )。
5.下列电路中,能直接产生矩形脉冲的电路是( )。
① 多谐振荡器 ② 施密特触发器
③ 单稳态触发器 ④ 晶体振荡器
三、将下列函数化简成最简与或式(每小题5分,共15分)
1.Y1=(A+ C-)(B+D)(B+ D-)
2.Y2(A,B,C,D)=∑m(4,5,6,7,8,9,10,11,12,13)
3. Y3=BC-D+ A-BC D-+AB- C-D
CD+ C- D-=0
四、分析题(每小题10分,共20分)
1.边沿JK触发器初始状态为“0”,tPd=0,当下列电平信号作用于各激励端时,试画出输出端Q的波形。
2.分析图4-2所示同步时序电路,作出状态表和状态图,说明电路是否具有自恢复性能。
五、设计题(共25分)
1.设计一个三变量多数表决电路,当输入变量取值有两个及两个以上为“1”时,电路输出为“1”,否则电路输出为“0”。
(1)作出真值表,写出逻辑表达式;
(2)用“四选一”数据选择器74LS153实现。图5-1是74LS153(1/2)的逻辑功能示意图,其逻辑功能表达式为:
Y=S(A-1 A-0D0+ A-1A0D1+A1A-0D2+A1A0D3)
2.试用二进制加法计数器74161和逻辑门构成一个十进制递增加法计数器(置数法或清零法)。图5-2是74161的逻辑功能示意图,表5-1是其简化的状态功能表。
表5-1 CP C-R- L-D- S1 S2 工作
状态 ×
↑
↑ 0 ×
1 0
1 1 × ×
× ×
1 1 清零
置数
计数
六、实验题 (共10分)
电路如图6-1所示
(1)写出图中由“555”单定时器所构成的电路名称;
(2)画出观测输出波形的实验连接线(正确接入直流电源、信号源和示波器);
(3)根据输入uI 波形画出对应的输出uO波形。
- 2 -
图2-1
图2-2
A B C D
=1
Z
Y
④CMOS
③TTL
————————————————上——————装——————订——————线————————————————
系名:_________________班级:______________ 姓名:____________ 学号:__________ 考试日期:___________________
文档评论(0)