组合逻辑电路译码器.ppt

组合逻辑电路译码器.ppt

7448的附加控制信号:(1) 灯测试输入 7448的附加控制信号:(2) 灭零输入 小数部分:最低位是0,而且灭掉以后,输出 作为次低位的 输入信号 数字显示译码器实例 ③动态显示(补充内容) 工作原理: 【例】 用译码器74HC138设计 +5V A B C 解: 将逻辑式用最小项表达式表示: 译码器输出 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 S2 S1 S3 A0 74x138 A1 A2 用译码器设计组合逻辑电路 一个多输出的组合逻辑电路: ----译码器的每一个输出端代表一个最小项. F1 F2 F3 F4 [例]试用74LS138实现多输出逻辑函数: 例:利用译码器设计一个一位数的原反码电路 例:试用74LS138实现实现5-32译码器的功能 1 D A B D D S3 S2 S1 * * 译码 : 将具有特定含义的二进制代码变换(翻译)成一定的输出信号,以表示二进制代码的原意,这一过程称为译码. 实现译码功能的组合电路称为译码器 一. 二进制译码器 译码器的输入: 一组二进制代码 译码器的输出: 一组高低电平信号 4.3.2 译码器 译码是编码的逆过程,即将某个二进制代码翻译成电 路的某种状态。 二进制译码器 二—十进制译码器 显示译码器 译码器 Y0 Y1 Y

文档评论(0)

1亿VIP精品文档

相关文档