ASIC测试论文:微米数字集成电路测试与验证方法研究及实现.docVIP

ASIC测试论文:微米数字集成电路测试与验证方法研究及实现.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ASIC测试论文:微米数字集成电路测试与验证方法研究及实现

ASIC测试论文:亚微米数字集成电路测试与验证方法研究及实现 【中文摘要】随着集成电路技术迅速发展,集成电路工艺尺寸日益缩小,设计复杂度不断提高,集成电路测试与验证设计的重要性愈发突出。目前,芯片测试与验证的投入约占据芯片设计总投入的70%,从事测试与验证的人员是设计人员的2倍,设计方案完成之后测试平台代码约占设计代码的80%。对芯片进行验证是检验芯片设计功能和时序是否符合设计要求;测试的是检验芯片是否存在制造错误。测试与验证的角色已经打破了传统的设计与生产之间的障碍,并且导致了设计与生产技术的不断融合,例如针对时序电路测试所提出的全扫描设计,针对存储器测试所提出的内建自测试设计,针对芯片功能所提出的软硬件协同仿真技术等等。为了控制芯片设计成本,如何高效的在设计中加入可测试性设计,如何实现具有高覆盖率的验证工作,缩短设计时间,成为数字集成电路实现的技术瓶颈之一。本论文在明确上述问题的基础上对亚微米数字集成电路的测试与验证技术进行了深入研究,并将提出的方法在0.35um 1P4M CMOS工艺的税控加油机控制芯片GVC中进行了实现。最终芯片研发成功,通过专家技术鉴定。本文对税控加油机控制芯片GVC进行了简要介绍,主要包括芯片的应用背景、功能和技术指标等。本文深入研究了集成电路可测试技术的理论及其应用,包括全扫描测试、内建自测试和边界扫描测试的设计流程。可测试性设计方法在保证系统的可观测性和可控制性的前提下,能够提高测试覆盖率,缩短测试时间。在全扫描设计方面,分析了在芯片中的可能出现的故障模型,并给出了解决方法。在内建自测试设计方面,提出了针对RAM的详细设计方案。在边界扫描测试方面,介绍了利用EDA工具的详细设计流程。其中全扫描设计和内建自测试设计在GVC芯片中得到了应用。最后,本文研究了集成电路验证方法的理论及其应用,包括基于仿真的验证和原型验证两种方法的设计流程。其中,基于仿真的验证方法是利用创建Testbench的方法,在GVC中完成了系统级和行为级的仿真与验证;FPGA原型验证在Altera公司的FPGA芯片中得以验证。最终GVC芯片设计完毕,并投片生产,通过了测试与验证,在加油机整机上运行正常。 【英文摘要】With the rapid development of integrated circuit technology, the process geometries of Application Specific Integrated Circuit are shrinking and the density of ASIC increases greatly. So the test and verification plays a more and more important role in ASIC design. The test and verification always consumes about 70% of the design effort. The number of test and verification engineers is usually twice the number of RTL designer. After the project finished, the code for test makes up to 80% of the total code volume. Verification is used for check whether function and timing match the design specification, and test is used for check whether there are manufacture errors in chips. The changing role of test has led to the need to break down the traditional barriers with design and fabrication, and is leading to a fusion of these activities, such as Design for Testability which can test timing circuits in chip, Built-in Self-test which could test RAM in chips, software/hardware co-simulation which could test functions, etc.. How to improve the quality of test and th

文档评论(0)

zhanci3731 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档