微机原理与接口技术9章8237.ppt

  1. 1、本文档共50页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* * * * 8237的初始化编程 总清屏蔽命令(地址0EH) 作用:使4个通道的4个屏蔽位全部清0,即都不屏蔽。 特点:只要输出命令,输出的值并不重要: OUT(DMA+0EH),AL 注:DMA为8237的高位地址 * 8237的初始化编程 D7~D4:反映哪个通道还有未处理的DMA申请:1有申请、0:无申请; D3~D0:反映哪个通道的DMA过程已结束:1:已结束、0:未结束。 D7 D6 D5 D4 D2 D1 D0 D3 状态寄存器(地址08H) * 空闲周期SI 被动态,无DMA请求阶段,空闲周期 但实际并不空闲,不停的检测、采样两个信号 DREQi,确定是否有通道请求DMA服务 CS#,判定CPU是否要对自己进行读写 8237工作周期 * 请求应答周期S0(有效周期) 采样到DREQi信号,向CPU总线请求信号HRQ,由此进入S0周期 在此阶段,等待CPU的应答信号HLDA,此时,CPU仍可访问8237(因为总线控制权还没有下放) 直到得到HLDA信号,本周期结束 本周期可看作是8237从被动态到主动态的过渡时期 * 8237的操作时序 三种操作周期 SI(S idle)-空闲周期,被动态 S0-请求应答周期 S1~S4(SW)DMA操作周期,主动态 * DMA操作周期 完整的DMA传送周期包括S1、S2、S3、S4四态 慢速设备:Sw状态 M—M传送:8态 S1:标志获得系统总线控制权;把地址送到总线上去 S2:发出DACK选中设备 S3:Read/Write;…… S4:收尾 * 内部状态流程 SI S4 SI S0 S0 S1 S2 S3 SW SW Ready Ready Not Ready DREQ HRQ HLDA 块字节 单字节 空闲状态 请求应答状态 DMA操作(数据传输)状态 * 8237的工作时序 * 8237的编程步骤 输出主清除命令 写入基与现行地址寄存器 写入基与现行字节数寄存器 写入模式寄存器 写入屏蔽寄存器 写入控制寄存器 写入请求寄存器 * 8237的编程步骤 用通道0,由外设输入32K字节数据块,传送至内存8000H开始的区域(增量传送),块传送,DREQ和DACK为高电平有效。 确定模式控制字是84H。 方式控制字是A0H。 屏蔽字是00H。 * out 5dh, al ;输出主清除命令 mov al, 00h out 50h, al ;基地址低8位 mov al, 80h out 50h ,al ;基地址高8位 mov al, 00h out 51h, al mov al, 80h ;字节计数器赋值,32K out 51h, al mov al, 84h ;输出模式字 out 5bh, al mov al, 00h ;输出屏蔽字 out 5ah, al mov al, 0a0h out 58h, al ;输出控制字 * DMA 系统 DMA传送是外设和存储器传送数据的各种方式中速度最快的一种。 DMA传送是在脱离CPU控制的情况下进行的。传送过程不执行任何指令。 DMA传送必须有DMA控制器的支持,由DMA控制器产生产生传送的控制信号。 * DMA 系统 DMA控制器控制数据传送需要有什么功能? 需要DMA控制器能产生数据传送所需的地址和各种控制信号:RD、WR等。 DMA控制器控制为什么能加速数据传送? 因为不需要执行数据传送指令,特别是那些可以不需要的指令。 * DMA接口电路 DMA接口举例: 利用DMA通道5进行数据传输。 外设的DMAREQ既用来锁存数据,也用来产生DMA请求信号。 DMA响应后,DACK5清除DMA触发器的请求输出。 DMA传送结束时的TC信号请求中断,执行中断服务程序。 * 8237A 的应用举例 1、8237A DMAC的级联 * DMA1如何通过DMA2级连到主机上 DMA1申请端DRQ0~DRO3申请DMA传送,使HRQ1产生一个高电平 HRQ1接到DMA2的第一个申请端,故使HRQ2产生一个高电平 HRQ2请求主机响应DMA请求,主机响应,送HLDA2一个正脉冲 DACK4来一个下降沿,送HLRQ1,通知DMA1,主机已响应DMA申请 DMA1为DACK0~DACK3之一输出一个下降沿,通知外设DMA传送周期开始。 * 2.如何扩展8237A DMAC的寻址空间 * * * * * * * * * * * * * * * 第九章. DMA技术 8237 微机原理与接口技术 * DMA技术 查询和中断方式时 数据要经过CPU的累加器中转 检查是否传送完毕,在程序中控制,由CPU执行 修改内存地址,在程序中控制,由

文档评论(0)

精品报告 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档