Intel联合美光开发“夹心饼干”内存.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Intel联合美光开发“夹心饼干”内存

IDF的最后一天就是Intel的未来展望秀,CTO Justin Rattner同时宣布Intel将与美光联合开发一种新的DRAM技术,命名为Hybrid Memory Cube(HMC),针对未来在CPU发展进程中出现的内存带宽瓶颈给出了一种解决方案。十年前,我们用DDR SDRAM给出了一种相对RDRAM更经济的方案,使得内存位宽提升到128bit,但DDR内存的频率不可能永无止境地提高,所以此方法提高内存带宽将越来越困难。 Intel和美光(Micron)的点子则是将多个DRAM芯片堆叠在一起,通过一个逻辑处理层(CPU处理意义上的,不是DRAM制造层面)用来做缓冲和路由,使得DRAM的总带宽得到极大提高,功耗几乎保持不变。此逻辑处理层是这种“夹心饼干”式内存的关键,解决了堆叠多层芯片一个很重要的问题:如何将针脚“连”至每层。这种逻辑路由层混合DRAM的技术自然得名为Hybrid Memory Cube。 两家公司合作开发的HMC技术目前已经能做到和低电压DDR3对比,保持几乎相同能耗的情况下带宽达到1Tbit/s以上,效率是原来的7倍。但目前最大的问题是生产封装方面,不过相信业界真到有需要时自然会拿出解决办法。

文档评论(0)

juhui05 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档