- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术课程设计报告书
课题名称 姓 名 学 号 院 通信与电子工程学院 专 业 指导教师
2014年 06月21日
一、设计任务及要求
设计任务
1. 设计直流稳压电源;
2. 设计一个100进制计数器。
要 求
1. 计数器可以计数;
2. 画出电路总图;
3. 组装和调试。
指导教师签名:
年 月 日 二、指导教师评语
指导教师签名:
年 月 日 三、成绩
验收盖章
年 月 日
振荡电路的设计
振荡电路由振荡器产生的脉冲,振荡器是数字钟的核心。振荡器的稳定度及频率的精度决定了数字钟的精确程度,我们所设计的振荡器由集成电路定时器555芯片和RC组成的多谐振荡,其工作原理有555振荡器的TR电压比较器的C2的触发输入端和TH电压比较器C1的阈值输入端。本实验中需设计3个由555定时器构成的多谐振荡器输出频率分别为1KHz、1Hz、500Hz。
基本电路图如下:
图1、集成电路定时器555与RC组成的多谐振荡器原理图
通过调节可变电阻,可实现输出为1KHz的频率。
4、7脚间电阻与6、7脚间电阻均为100欧姆,电容C1为10uF时,可实现输出为约500Hz的频率。
3)7脚间电阻为68K,6、7脚间电阻为15K,电容C1为10uF时,可实现输出为1Hz的频率。
计数电路的设计
整个计数器电路由秒计数器、分计数器、时计数器串接而成。这部分电路均使用集成电路74LS161实现秒、分、时的计数,其中秒、分为六十进制,时为二十四进制。当计数到59时,再来一个脉冲变为00,然后重新开始计数。利用“异步置零”反馈到RD端,实现个位十进制,十位为六进制功能。
时计数器为二十四进制,当开始计数时,个位按十进制计数,当计到23时,再来一个脉冲应该回到00.所以,必须使个位既能完成十进制计数,又能在高低位满足23这一数字后,是计数器清零,采用十位的2和个位的4相与非后再清零。
六十进制原理图
二十四进制原理图
3、显示电路的设计
译码、显示采用共阴极LED数码管LC5011-11和译码器74LS248。
3、显示电路原理图
4、校时电路的设计
环形振荡器,这主要是供自动校时用。唤醒振荡器是利用延迟负反馈产生振荡的。若开关处于连续端,则校正时,不需要按动单次脉冲,即可进行校正。连续脉冲由74LS04非门,2.2K可变电阻,200欧电阻及100UF电容构成。
4、校时电路原理图
5、仿广播电台正点报时电路的设计
仿广播电台正点报时电路的功能要求是:
Ⅰ每当数字钟计时快要到正点时发出声响;
Ⅱ通常按照4低音1高音的顺序发出间断声响;
Ⅲ以最后一声高音结束的时刻为正点时刻。
设4声低音(约500Hz)分别发生在59分51秒、53秒、55秒及57秒,最后一声高音(约1kHz)发生在59分59秒,它们的持续时间均为1秒。由表可得只有当(Q0、Q1、Q2、Q3分别相当于QA、QB、QC、QD)
分十位的Q2Q0=11
分个位的Q3Q0=11
秒十位的Q2Q0=11
秒个位的Q0=1时
音响电路才能工作
5、整点报时电路原理图
总体电路图:
6、总体电路图
参考文献
[1] 康光华电子技术基础(数字部分)[M]. 高等教育出版社[2] 康光华.电子技术基础(模拟部分)[M]. 高等教育出版社[3] 赵春华. 电子技术基础(仿真实验)[M]. 机械工业出版社
2012级通信工程专业数字电子技术课程设计
※※※※※※※※※
※※
※※
※※
※※※※※※※※※
文档评论(0)