ch3第三章组合逻辑电路报告范本.ppt

第三章 组合逻辑电路 概述 3. 1 组合电路的分析方法和设计方法 3.2 加法器和数值比较器 3.3 编码器和译码器 3. 4 数据选择器和分配器 3.5 用 MSI 实现组合逻辑函数 3.7 组合电路中的竞争冒险 本章要求 2. 内部结构示意图 存储单元 数据输出 字 线 位线 地址译码器 ROM 存储容量 = 字线数 ? 位线数 = 2n ? b(位) 地 址 输 入 0单元 1单元 i 单元 2n-1单元 D0 D1 Db-1 A0 A1 An-1 W0 W1 Wi W2n-1 3. 逻辑结构示意图 (1) 中、大规模集成电路中逻辑图简化画法的约定 连上且为硬连接,不能通过编程改变 编程连接,可以通过编程将其断开 断开 A B D C A B D Y A B C Y ≥1 与门 或门 ? 3.3.1 编码器(Encoder) Y0 I0 编 码 器 Y1 Ym-1 I1 In-1 代码输出 信息输入 编码器框图 所谓编码就是赋予选定的一系列二进制代码以固定的含义。 二进制编码器 二-十进制编码器 分类: 普通编码器 优先编码器 2n→n 10→4 或 编码器的逻辑功能就是把输入的每一个高、低电平信号编成一个对应的二进制代码。 一、二进制编码器 用 n 位二进制代码对 N = 2n 个信号进行编码的电路 3 位二进制编码器(8 线- 3 线)

文档评论(0)

1亿VIP精品文档

相关文档