计算机组成原理末复习.doc

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
计算机组成原理末复习

《计算机组成原理》复习大纲 计算机的硬件组成包含五大功能部件: 存储器,运算器,控制器,输入设备,输出设备 定点数和浮点数的表示 数的原码、反码、补码表示。正数相同,负数取反加1 定点加减运算、溢出检测方法 双符号位 单符号位 逻辑运算 逻辑非,加,乘,异: 例题: 某加法器进位链小组信号为C4C3C2C1,低位来的进位信号为C0,请分别按下述两种方式写出C4C3C2C1的逻辑表达式:   ①? 串行进位方式  ②? 并行进位方式 解 : (1)串行进位方式: C1 = G1 + P1 C0 其中: G1 = A1 B1 ,P1 = A1⊕B1 C2 = G2 + P2 C1 G2 = A2 B2 ,P2 = A2⊕B2 C3 = G3 + P3 C2 G3 = A3 B3 , P3 = A3⊕B3 C4 = G4 + P4 C3 G4 = A4 B4 , P4 = A4⊕B4 (2) 并行进位方式: C1 = G1 + P1 C0 C2 = G2 + P2 G1 + P2 P1 C0 C3 = G3 + P3 G2 + P3 P2 G1 + P3 P2 P1 C0 C4 = G4 + P4 G3 + P4 P3 G2 + P4P3 P2 G1 + P4 P3 P2 P1 C0 其中 G1—G4 ,P1—P4 表达式与串行进位方式相同。 浮点加减运算,浮点数的溢出判别 0操作数检查,对阶(小阶对大阶),尾数进行加减运算,结果规格化并舍入处理 舍入(直接删除),尾数溢出(尾数右移,阶码加1,最低位从最右端移除) 存储器容量的扩展:字扩展和位扩展。 计算需求(需多少片) 各芯片(组)的地址分配 * 画出各片(组)的地址、数据、片选、R/W信号线连接 随机存储器分为2种,其中哪一种需要动态刷新? 静态读写存储器(SRAM) 快,容量小 动态读写存储器(DRAM) 容量大,电容式(须刷新) 集中式刷新(每个刷新周期都被刷新,周期间后半时间用于刷新,死区,无法读/写。), 分散式刷新(刷新在每一次读写周期中,可能造成重复刷新), 异步刷新(固定几次刷新) 主存的技术指标 存储容量,存取时间,存储周期,存储器带宽 主存储器和CPU之间增加高速缓冲器的主要目的是指令格式用来存放现行指令 简版: 将微操作序列代码化,存放于控制存储器中 执行指令时,依次读取微指令,产生控制信号 硬连线控制器的基本思想是:某一微操作控制信号是指令操作码译码输出、时序信号和状态条件信号的逻辑函数,即用布尔代数写出逻辑表达式,然后用门电路、触发器等器件实现 微程序控制器的组成原理框图。P147 什么是微指令?说明机器指令与微指令的区别。 指令,即指机器指令,是计算机执行某种操作的命令。每一条指令可以完成一个独立的算术运算或逻辑运算操作。控制部件通过控制线向执行部件发出各种控制命令,通常把这种控制命令叫做微命令,而一组实现一定操作功能的微命令的组合,构成一条微指令。许多条微指令组成的序列构成了微程序,微程序则完成对指令的解释执行。? CPU周期内并行执行的微操作控制信息,存储在控制存储器里,称为一条微指令( 它是若干微命令的组合,存放在一个控制存储器单元中。一条微指令通常至少包含两大部分信息: 操作控制字段,又称微操作码字段,用以产生某一步操作所需的各个微操作控制信号。 顺序控制字段,又称微地址码字段,用以控制产生下一条要执行的微指令地址。) 微周期:读取一条微指令并执行所需的时间 微命令:控制部件向执行部件发出的各种控制命令叫作微命令,它是构成控制序列的最小单位。 微操作:微命令的操作过程,由微命令控制实现的最基本操作 什么是处理机字长? (机器字长是指计算机能直接处理的二进制数据的位数,决定了计算机的运算精度。通常与主存单元的位数一致) 处理机运算器中一次能够完成二进制运算的位数。 双总线结构机器的数据通路。P140 流水CPU、并行处理技术,流水线中的主要问题 流水方式CPU:指令部件、指令队列、执行部件 指令流水线 指令队列:FIFO 执行部件:可以有多个采用流水线方式构成的算术逻辑部件构成,可以将定点运算部件和浮点运算部件分开。 并行处理技术(广义含义): 只要在同一时刻(同时性)或在同一时间间隔内(并发性)完成两种或两种以上性质相同或不同的工作,他们在时间上相互重叠,都体现了并行性 三种形式 1、时间并行(重叠):让多个处理过程在时间上相互错开,轮流使用同一套硬件设备的各个部件,以加快硬件周转而赢得速度,实现方式就是采用流

文档评论(0)

ojd475 + 关注
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档