第6章集成逻辑门电路.docVIP

  • 70
  • 0
  • 约2.51千字
  • 约 6页
  • 2016-10-17 发布于重庆
  • 举报
第6章集成逻辑门电路

习题六 一、单选题 1:存在一次变化问题的触发器是( )。 A RS触发器 B D触发器 C 主从JK触发器 D 边沿JK触发器 2:已知R、S是2 个与非门构成的基本RS触发器的输入端,则约束条件为( )。 A B C D 3:已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为( )。 A RS=0 B R+S=1 C RS=l D R+S=0 4:T触发器特性方程( )。 A B C D 5:存在约束条件的触发器是( )。 A RS触发器 B D触发器 C JK触发器 D T触发器 6:用5级触发器可以记忆( )种不同的状态。 A 8 B16 C 32 D 64 7:若JK触发器的现态为0,欲使CP作用后仍保持为0状态,则JK的值应是( )。 AJ = l, K = 1 BJ = 0,K = 0 C,K = 1 DJ = 1,K = Qn 8:维持一阻塞D触发器是( )。 A下降沿触发 B上升沿触发 C高电平触发 D低电平触发 9:当维持阻塞型D触发器的异步置1端Sd = 0时,则触发器的次态( )。 A与CP和D有关 B与CP和D无关 C只与CP有关 D只与D有关 10:主从JK型触发器是( )。 A在CP上升沿触发 B在CP下降沿触发 C在CP=1的稳态下触发 D与CP无关的 11.用555定时器构成的施密特触发器,若电源电压为6V,控制端不外接固定电压,则其 上限阈值电压、下限阈值电压和回差电压分别为 ( ) A 2V,4V , 2V B 4V , 2V , 2V C 4V,2V , 4V D 6V , 4V , 2V 12:一个用555定时器构成的单稳态触发器输出的脉冲宽度为( )。 A 0.7RC B 1.4RC C 1.1RC D 1.0RC 二、填空题 1:主从结构的JK触发器存在( )。 2:把D触发器转换为T’触发器的方法是( )。 3:把JK触发器转换为T’触发器的方法是( )。 4:N个触发器可以记忆( )种不同的状态。 5:具有两个稳定状态并能接收、保持和输出数据输入端的信号的电路叫( )。 6:主从JK触发器克服了钟控电平触发器的( )毛病,但存在有( )问题。 7:边沿JK触发器解决了主从JK触发器的( )问题。 8:主从结构的触发器主要用来解决( )。 9:维持—阻塞D触发器是在CP( )触发,其特性方程为( )。 10:JK触发器的特性方程是( )。 11:既克服了空翻现象,又无一次变化问题的常用集成触发器有( )和( )两种。 12:1个触发器可以记忆 ( )二进制信息,l位二进制信息有 ( ) 和 ( ) 2种状态。 13:由与非门构成的基本RS触发器的输入端是Rd和 Sd ,其约束条什是 ( )。 14:触发器功能的表示方法有( )、( )、( )和( )。 15:根据逻辑功能,同步触发器可分为 ( )、( )、( )、( )和( )5种类型。 16:主从型触发器的一次变化问题是指在CP=l期间,主触发器存在只能( )而带来的问题。 三、计算分析题 1:图P6-1是由或非门构成的基本RS触发器,根据输入波形A、B画出Q、Q的输出波形。设触发器的初态均为0。 图P6-1 2:电路及输入波形如图P6-2中FF l是D锁存器,FF2是维持阻塞D触发器,根据CP 和D的输入波形画出Q1和Q2的输出波形。设触发器的初态均为0。 图P6-2 3:主从JK触发器及输入波形如图P6-3示,根据CP和J、K的输入波形面出Q的输 出波形。设触发器的初态均为0。

文档评论(0)

1亿VIP精品文档

相关文档