基于fpga的数字调制解调器设计__本科毕业设计.docVIP

  • 6
  • 0
  • 约3.88万字
  • 约 86页
  • 2016-11-01 发布于辽宁
  • 举报

基于fpga的数字调制解调器设计__本科毕业设计.doc

基于fpga的数字调制解调器设计__本科毕业设计.doc

基于FPGA的数字调制解调器设计 摘要 本设计使用FPGA在EDA技术开发QuartusⅡ上实现以正弦信号为载波的三种调制信号ASK、FSK、PSK的和解调。系统采用ALTERA公司生产的DE2开发板,Cyclone II EP2C35F672C6型号的FPGA和EPCS16系列的配置驱动,系统时钟为50MHZ,经四分频产生一路时钟信号经过DDS波形发生器形成ASKPSK及FSK的一路载波,FSK的另一路载波由系统时钟经八分频后经过DDS波形发生器后产生。由于ASK和PSK调制特性相近,载波都为一路信号。因此在设计时将ASK和PSK调制放在模块里设计,用一个选择键和两个基带信号控制端来控制。系统时钟经过512分频后经过随机信号模块产生一路周期为15的伪随机序列作为数字调制的基带信号。在解调时,用非相干解调法解调ASK和PSK信号,用过零检测法解调FSK信号。FPGA, ASK, PSK, FSK Digital modulation and demodulation based on FPGA Abstract This design uses FPGA on EDA technology development platform QuartusⅡ to achieve the generation and the demodulation of three modu

文档评论(0)

1亿VIP精品文档

相关文档