学位论文-—基于单片机ip核的等精度频率计设计.docVIP

  • 2
  • 0
  • 约1.59万字
  • 约 35页
  • 2016-12-30 发布于辽宁
  • 举报

学位论文-—基于单片机ip核的等精度频率计设计.doc

基于单片机IP核的等精度频率计设计 摘要 FPGA就是目前最受欢迎的可编程逻辑器件之一。IP核是将一些在数字电路中常用但比较复杂的功能模块,设计成可修改参数的模块,让用户可以直接调用这些模块。随着FPGA的规模越来越大,使用IP核是一个发展趋势。传统测频原理的频率计的测量精度将随被测信号频率的下降而下降,在使用中有较大的局限性,而等精度频率计不但具有较高的测量精度,而且整个频率区域能保持恒定的测试精度。本文结合FPGA与8051单片机的优点实现了基于FPGA的8051 IP核应用,设计一个等精度频率计。 关键词:FPGA,8051IP核,等精度频率计设计 Abstract Field Programmable Gate Array(FPGA)is one of the most welcomed programmable logic devices.IP core is a module which has changeable parameters.With the IP core we can implement some complex functional module in digital circuits.With the increasing scale in the FPGA,Using IP core is becoming more and more

文档评论(0)

1亿VIP精品文档

相关文档