- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
一、加、减法器 2
1、半加器 2
2、全加器 2
3、串行进位加法器(行波进位加法器) 4
4、超前进位加法器(先行进位加法器) 4
5、进位链加法器、跳跃进位加法器 7
6、进位旁路加法器、线性进位选择加法器等 9
7、减法器 9
二、乘法器 10
1、定点原码乘法器 10
2、加法树乘法器 12
3、查找表乘法器 13
4、布尔乘法器 14
三、CORDIC数字计算机 18
四、Johnson计数器 21
五、移位寄存器 22
1、串并转换模块 22
2生成伪随机数及伪随机序列应用设计 24
3桶形移位寄存器(循环移位寄存器) 27
六、编码译码器 29
1、差错控制编码 29
2、HDB3编码与译码 37
3曼彻斯特编译码器 39
RS(204,188)译码器 46
4、Gray码与二进制码的转换 46
5、NRZI编码 46
七、加密解密模块 48
1、DES加密模块 48
一、加、减法器
1、半加器
半加器:输入为两个二进制数,输出产生两个二进制数,一个和位、一个进位,不包括来自低位的进位。逻辑表达式为:,其电路符号为:
2、全加器
在将两个多位二进制数相加时,除了最低位以外,每一位都应该考虑来自低位的进位,这种运算为全加,其电路为全加器。逻辑表达式为: 电路图:
由半加器组成的结构如下:
Verilog模型
或
3、串行进位加法器(行波进位加法器)
依次将低位全加器的进位输出端CO接到高位全加器的进位输入端CI,就可以构成多位加法器。
// 二进制行波进位加法器
module ripple_carry_adder(x, y, cin, sum, cout);
parameter N = 8;
input cin;
input [N-1:0] x, y;
output [N-1:0] sum;
output cout;
reg cout;
reg [N-1:0] sum;
reg q[N:0];
always @(x or y or cin)begin:ADDER
integer i;
q[0] = cin;
for(i=0; i=N-1; i=i+1)begin
q[i+1] = (x[i]y[i]) | (x[i]q[i]) | (y[i]q[i]);
sum[i] = x[i] ^ y[i] ^ q[i];
end
cout = q[N];
end
endmodule
4、超前进位加法器(先行进位加法器)
产生进位输出的情况是AB=1、A+B=1且CI=1,则得:即
高位的进位输入不用等到低位计算完后就可得到,提高了计算速度,其电路结构如下:
其电路符号
Verilog描述:
GP生成器:
使用两个一位加法器与一个GP生成器设计两位的超前进位加法器
同样可以进行继续扩展
5、进位链加法器、跳跃进位加法器
module carry_chain_adder(x, y, cin, sum, cout);
parameter DSIZE = 8;
input cin;
input [DSIZE-1:0] x, y;
output [DSIZE-1:0] sum;
output cout;
reg cout, q[DSIZE:0], p[DSIZE-1:0], g[DSIZE-1:0];
reg [DSIZE-1:0] sum;
always @(x or y or cin)begin:ADDER
integer i;
q[0] = cin;
for(i=0; iDSIZE; i=i+1)begin
p[i] = x[i]^y[i];
g[i] = y[i];
q[i+1] = (p[i])?q[i]:g[i];
sum[i] = p[i]^q[i];
end
cout = q[DSIZE];
end
endmodule
// 二进制跳跃进位加法器
module carry_skip_adder(x_in, y_in, c_in, sum, c_out);
parameter DSIZE = 12;
parameter S = 4;
input c_in;
input [DSIZE-1:0] x_in, y_in;
output [DSIZE-1:0] sum;
reg [DSIZE-1:0] sum;
output c_out;
reg c_out;
integer i, j;
reg [DSIZE:0] q;
always @(x_in or y_in
您可能关注的文档
- 教育行业“智慧教室”智能互动纳米电子黑板系统整体解决方案资料.doc
- 教育就是培养习惯资料.doc
- 教育系统应急管理与典型事故案例分析资料.ppt
- 教育心理学创造力的影响因素资料.ppt
- 教育学原理笔记[精华版]资料.doc
- 教育学原理题库答案整理资料.doc
- 教育云——培养互联网思维资料.ppt
- 接触器介绍资料.ppt
- 接触网课件资料.ppt
- 接地装置试验方法资料.ppt
- 2025至2030中国PCP管道行业产业运行态势及投资规划深度研究报告.docx
- 2025至2030中国玻璃保温容器行业项目调研及市场前景预测评估报告.docx
- 2025至2030中国智能照明与控制行业项目调研及市场前景预测评估报告.docx
- 2025至2030中国软地板产品行业发展趋势分析与未来投资战略咨询研究报告.docx
- 2025至2030中国煤矿掘进机行业发展趋势分析与未来投资战略咨询研究报告.docx
- 2025至2030中国凸轮轴行业项目调研及市场前景预测评估报告.docx
- 2025至2030杂醇油行业运营态势与投资前景调查研究报告.docx
- 2025至2030中国镀铝纸行业发展趋势分析与未来投资战略咨询研究报告.docx
- 2025至2030中国铁镍合金行业市场运行分析及竞争格局与投资方向报告.docx
- 2025至2030中国钢带分拣机行业项目调研及市场前景预测评估报告.docx
文档评论(0)