100道填空題及参考答案.docVIP

  • 93
  • 0
  • 约4.27千字
  • 约 13页
  • 2016-12-04 发布于重庆
  • 举报
100道填空題及参考答案

100道填空题参考答案(*号的不作要求) 一、数制和码制 1、十进制数254.75的二进制编码 1111111.11 ,十六进制编码 7F.C 。 2、将(459)10编成()8421BCD, ()余3码))已知[N]补=0100101,则其[N]原= 。 C 。 。二进制小数-0.0110的补码表示为 。CMOS电路不用的输入端 不能 (能、不能)悬空。 7、CMOS“与非”门用的多余输入端的处理方法有:。CMOS门电路的功耗比TTL门电路的功耗 小 (大、小)。 9、TTL门电路的速度比CMOS门电路速度 高 (高、低)。 10、与普通门电路不同,OC门在工作时需要外接 上拉电阻 和 电源 。 11、 OC 门的输出端相连可以实现线与。 12、有两个TTL与非门,它们的关门电平分别为VoffA=1.1V,VOFFB=0.9V;开门电平分别为VonA=1.3V,VonB=1.7V。它们输出的高低电平均相同, A (A、B)将2输入端与非门作非门使用时,则另一输入端接将2输入端非门作非门使用时,则另一输入端接图19 20、一片芯片具有四个两输入端或非门,该芯片引脚数至少有 14 (14、16、18、20)。 21、74LS00和74HC00芯片, 74LS00 芯片速度更快。 图22 22、上图中,Y1= L , Y2= L 。(H=高电平、L=低电平) 23、某集成电路芯片,查手册知其最大输出低电平VOLmax=0.1V,最大输入低电平VILmax=1.5V,最小输出高电平VOHmax=4.9V,最小输入高电平VIHmax=3.5V,则其低电平噪声容限VNL= B 。 A 2.0V B 1.4V C 1.6V D 1.2V 23-1、下列真值表完成的逻辑函数为 C 。 A、F=AB B、F=A-B C、F= A⊕B D、F=A+B 23-2、X⊕0⊕1⊕1⊕1⊕0= 。 23-3、下列逻辑函数中,与相等的是 B 。 ⊙ 三、逻辑函数化简和冒险 24、三变量A、B、C,最小项m0=1,m1= 0 ,m2= 0 。 25、x⊕0⊕1⊕0⊕1= x 。(X是一位二进制数) 26、由函数F=AB+AB+ADC构成的逻辑电路 无 (有,无)险象。 27、逻辑函数构成的逻辑电路,(有、无) 无 逻辑冒险。 28、说法“一个没有冒险现象的逻辑表达式是最简逻辑表达式” 错误 。(正确、错误) 29、说法“用卡诺图简化逻辑函数时,从没有多种入圈方式的1开始画卡诺圈,这样将不会产生多余圈” 正确 。(正确、错误) 30、说法“卡诺圈中1的个数应该为2的整数倍,如2、4、6…个1” 错误 。(正确、错误) 31、逻辑函数的表达方法有 表达式、电路图、真值表 等。 32、竞争冒险是由于 门电路延时 产生的。 四、组合逻辑电路 33、常用MSI组合逻辑电路有编码器、 译码器 、 数据选择器 数值比较器 、 全加器 等。 34、说法“组合逻辑电路的输出只和即时输入有关,与过去的输入和输出无关” 正确 。(正确、错误) 35、与门、或门和非门是 组合逻辑电路 的基本单元。 36、奇校验器只能检测 奇次 (奇次、偶次)数据传输错误。 37、数据选择器的功能是 C (A、B、C、D) 39、超前进位加法器与串行进位加法器相比,速度 更快 。 五、时序电路 40、 触发器 是时序逻辑电路的基本单元。 41、就总体而言,主从触发器在CP的一个变化周期中,它的状态改变了 1 次,克服了 空翻 现象。 42、 C (A、B、C、D)JK触发器的状态Qn=0转换到Qn+1=, J和K端正确而又完整的控制状态是)?? A、1 X???? B、0 X???? C、X 1???? D、X 0 X表示任意二进位) 47、某同步时序电路有9个状态,该电路需要 4 个触发器。 48、要设计一个14进制加法计数器,该电路至少需要 4 个触发器。 49、时序电路的逻辑功能可以用 特征方程、驱动方程 、 状态图、状态表 、 时序图 等方程描述。 50、请列举两种常用集成时序逻辑部件 计数器 、 寄存器 。 51、两片十进制计数器级联后,最多可构成 100 进制计数器。 5

文档评论(0)

1亿VIP精品文档

相关文档