74HC595芯片资料53971.docVIP

  • 4
  • 0
  • 约3.58千字
  • 约 7页
  • 2016-11-30 发布于广东
  • 举报
74HC595芯片资料53971.doc

74HC595芯片资料 8位串行输入/输出或者并行输出移位寄存器,具有高阻关断状态。三态。 特点 8位串行输入 8位串行或并行输出 存储状态寄存器,三种状态 输出寄存器可以直接清除 100MHz的移位频率 输出能力 并行输出,总线驱动 串行输出;标准 中等规模集成电路 应用 串行到并行的数据转换 Remote control holding register. 描述 595是告诉的硅结构的CMOS器件, 兼容低电压TTL电路,遵守JEDEC标准。 595是具有8位移位寄存器和一个存储器,三态输出功能。 移位寄存器和存储器是分别的时钟。 数据在SCHcp的上升沿输入,在STcp的上升沿进入的存储寄存器中去。如果两个时钟连在一起,则移位寄存器总是比存储寄存器早一个脉冲。 移位寄存器有一个串行移位输入(Ds),和一个串行输出(Q7’),和一个异步的低电平复位,存储寄存器有一个并行8位的,具备三态的总线输出,当使能OE时(为低电平),存储寄存器的数据输出到总线。 ? 参考数据 符号 参数 条件 TYP 单位 HC HCt tPHL/tPLH 传输延时 SHcp到Q7’ STcp到Qn MR到Q7’ ? CL=15pF Vcc=5V ? 16 17 14 21 20 19 Ns Ns Ns ? fm

文档评论(0)

1亿VIP精品文档

相关文档