- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
武漢理工大学DSP原理及应用04级B卷试卷与答案
武汉理工大学考试试题纸( B 卷)
课程名称 DSP原理及应用
专业班级 电信0401-06
题号
一
二
三
四
五
六
七
八
九
十
总分
题分
备注: 学生不得在试题纸上答题(含填空题、选择题等客观题
简答题(5×8=40)
什么是哈佛结构和冯·诺依曼结构?各有什么特点?
数字信号处理的实现方法一般有哪几种?
什么是定点DSP芯片和浮点DSP芯片?并分别举例说明它们的型号?
解释TMS320C54x芯片内DRAM和SRAM的区别。
54x的有几组总线,分别是什么?有什么特点?
54x的累加器有几个?是多少位?桶形移位寄存器是多少位的?假设累加器A=F,分别执行带移位的STH和STL指令后,数据存储单元T的结果如何?
STH A, 8,T; 左移8位,AH存入T
STH A,-8,T; 右移8位,AH存入T
STL A, 8,T; 左移8位,AL存入T
STL A,-8,T; 右移8位,AL存入T
7.HPI的作用什么?一般有哪几类接口?
8.C54x的串行通信接口分几种?
二、问答题(1,2每题15分,3题10分,4题20分,共60分)
TMS320C54x的数据寻址方式有哪几种?各有什么特点?
TMS320C54x芯片的流水线有什么作用?它的原理是什么?由哪几个操作阶段组成?
(2)如定义循环缓冲器大小寄存器(BK)来确定了循环缓冲器的大小。大小为R的循环缓冲器必须从一个N-bit边界开始。循环缓冲器的有效基地址(EFB)就是用户选定的辅助寄存器(ARx)的低N位置 0后所得到的值。,则必须满足何种条件?如循环缓冲器的尾地址(EOB)是通过用BK的低N位代替ARx的低N位得到。循环缓冲器的INDEX就是ARx的低N位,step就是加到辅助寄存器,或从辅助寄存器中减去的值,写出循环寻址的算法。
序寻址的结果?
(2)如定义循环缓冲器大小寄存器(BK)来确定了循环缓冲器的大小。大小为R的循环缓冲器必须从一个N-bit边界开始。循环缓冲器的有效基地址(EFB)就是用户选定的辅助寄存器(ARx)的低N位置 0后所得到的值。,则必须满足何种条件?如循环缓冲器的尾地址(EOB)是通过用BK的低N位代替ARx的低N位得到。循环缓冲器的INDEX就是ARx的低N位,step就是加到辅助寄存器,或从辅助寄存器中减去的值,写出循环寻址的算法。
TMS320C54x定时器包括那几个存储映像寄存器?画出其内部原理图,并说明如何设定中断的周期?
(1)循环寻址和位倒序寻址属于什么寻址方式?举例说明分别用在DSP何种计算?
写出下面位倒序寻址的结果?
如定义循环缓冲器大小寄存器(BK)来确定了循环缓冲器的大小。大小为R的循环缓冲器必须从一个N-bit边界开始。循环缓冲器的有效基地址(EFB)就是用户选定的辅助寄存器(ARx)的低N位置 0后所得到的值。,则必须满足何种条件?如循环缓冲器的尾地址(EOB)是通过用BK的低N位代替ARx的低N位得到。循环缓冲器的INDEX就是ARx的低N位,step就是加到辅助寄存器,或从辅助寄存器中减去的值,写出循环寻址的算法。
什么是COFF 文件?一般包含几种段?写出三条段伪指令?
武汉理工大学教务处
试题标准答案及评分标准用纸
课程名称 DSP原理及应用 ( A 卷)
简答题(5×8=40)
什么是哈佛结构和冯·诺依曼结构?各有什么特点?
答:冯·诺依曼结构采用单存贮结构,即程序指令和数据公用一个存储空间,使用单一的地址和数据总线,取指令和取操作数都是通过一条总线进行的。当进行高速运算时,不但不能同时进行取指令和取操作数,而且还会造成数据传输通道的瓶颈现象,其工作速度较慢。
(2分)
哈佛结构采用双存贮空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令、指令执行操作、数据吞吐并行完成,大大提高了数据处理能力和指令执行速度,非常适合
原创力文档


文档评论(0)