第11章_时序逻辑电路的设计方法_20150112_2.ppt

同步时序逻辑电路设计举例 同步时序逻辑电路设计举例1 在数字系统中,同步时序电路的应用十分广泛,为了帮助熟练掌握其设计方法,下面给出几个设计实例。 例1.用T触发器作为存储元件,设计一个2位二进制减1计数器。电路工作状态受输入信号x的控制。当x=0时,电路状态不变;当x=1时,在时钟脉冲作用下进行减1计数。计数器有一个输出Z,当产生借位时Z为1,其他情况下Z为0。 解: 题中对电路的状态数目及状态转换关系均十分清楚,设计过程如下: ①作出状态图和状态表。根据问题要求,设状态变量用y2、y1表示,可直接作出计数器的二进制状态图如右图所示,二进制状态表如右表所示。 输入 状态y2y1 X=0 X=1 y2* y1* /Z y2* y1* /Z 0 0 0 0 0 1 1 1 0 1 0 1 0 0 0 0 1 1 1 1 0 1 0 0 1 0 1 0 0 0 1 0 输入 状态y2y1 X=0 X=1 y2* y1* /Z T2 T1 y2* y1* /Z T2 T1 0 0 0 0 0 0 0 1 1 1 1 1 0 1 0 1 0 0 0 0 0 0 0 1 1 1 1 1 0 0 0 1 0 0 0 1 1 0 1 0 0 0 0 0 1 0 1 1 T1=x 1 0 0 1 1 0 1 1 1 0 1 0 1 0 0 0 1 0 X

文档评论(0)

1亿VIP精品文档

相关文档