- 1、本文档共33页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 3 逻辑门电路 3.1 MOS逻辑门电路 3.2 TTL逻辑门电路 3.5 逻辑描述中的几个问题 3.6 逻辑门电路使用中的几个实际问题 教学基本要求: 1.了解半导体器件的开关特性; 2.熟练掌握各种逻辑门电路、三态门、OD门(OC门)和传输门的逻辑功能; 3.学会门电路逻辑功能分析方法; 4.掌握逻辑门的主要参数及在应用中的接口问题。 3. 逻辑门电路 1 .逻辑门:实现基本逻辑运算和复合逻辑运算的单元电路。 2.逻辑门电路的分类 二极管门电路 三极管门电路 TTL门电路 MOS门电路 PMOS门 CMOS门 逻辑门电路 分立门电路 集成门电路 NMOS门 一、数字集成电路简介 3.1 MOS逻辑门电路 1.CMOS集成电路: 广泛应用于超大规模、甚大规模集成电路 4000系列 74HC 74HCT 74VHC 74VHCT 速度慢 与TTL不兼容 抗干扰 功耗低 74LVC 74VAUC 速度加快 与TTL兼容 负载能力强 抗干扰 功耗低 速度两倍于74HC 与TTL兼容 负载能力强 抗干扰 功耗低 低(超低)电压 速度更加快 与TTL兼容 负载能力强 抗干扰功耗低 74系列 74LS系列 74AS系列 74ALS 2.TTL 集成电路: 广泛应用于中大规模集成电路 一、数字集成电路简介 二、逻辑门电路的一般特性 1. 输入和输出的高、低电平 输出高电平的下限值 VOH(min) 输入低电平的上限值 VIL(max) 输入高电平的下限值 VIL(min) 输出低电平的上限值 VOH(max) v O v I 驱动门 G 1 负载门 G 2 1 1 输出 高电平 + V DD V OH ( min ) V OL ( max ) 0 G 1 门 v O 范围 v O 输出 低电平 输入 高电平 V IH ( min ) V IL ( max ) + V DD 0 G 2 门 v I 范围 输入 低电平 v I 保证输出低电平时,允许输入高电平的最大噪声值。 VNH :输入高电平噪声容限 保证输出高电平时,允许输入 低电平的最大噪声值。 VNL:输入低电平噪声容限 2. 噪声容限 VNH =VOH(min)-VIH(min) VNL =VIL(max)-VOL(max) 在保证输出电平不变的条件下,输入电平允许波动的范围。 噪声容限反映了门电路的抗干扰能力。 0.9 2.1 8 7 tPLH或tPHL(ns) 74AUC VDD=1.8V 74LVC VDD=3.3V 74HCT VDD=5V 74HC VDD=5V 类型 参数 3.传输延迟时间 传输延迟时间是表征门电路开关速度的参数,它说明门电路在输入脉冲波形的作用下,其输出波形相对于输入波形延迟了多长的时间。 CMOS电路传输延迟时间 t PHL 输出 50% 90% 50% 10% t PLH t f t r 输入 50% 50% 10% 90% 4. 功耗 5. 延时?功耗积:是速度和功耗的综合指标,用符号DP表示。 扇入数:取决于逻辑门的输入端的个数。 6. 扇入与扇出数 静态功耗:当电路没有状态转换时的功耗,即门电路空载时电源总电流ID与电源电压VDD的乘积。 动态功耗:电路在输出状态转换时的功耗。 TTL门电路的静态功耗是主要的。 CMOS电路的静态功耗非常低,但有动态功耗。 扇出数:在正常工作情况下,所能带同类门电路的最大数目。 ⑴带拉电流负载 负载门↑→IOH↑→VOH↓ 高电平扇出数NOH : 但VOH不得低于输出高电平的下限值,这就限制了负载门的个数。 ⑵带灌电流负载 当输出为低电平,并且保证不超过输出低电平的上限值。 负载门↑→IOL↑→VOL↑ VNH/V VNL/V 5 1.5 1.0 8 ×10-3 1×10-3 8 +5 高速CMOS 15 9.0 6.5 180 ×10-3 15×10-3 12 +15 VDD=15V 5 3.4 2.2 225 ×10-3 5×10-3 45 +5 VDD=5V CMOS 0.8 0.130 0.135 30 40 0.75 -4.5 CE100K系列 0.8 0.125 0.155 50 25 2 -5.2 CE10K系列 ECL 13 7.5 7 2550 30 85 +15 HTL 3.5 0.5 0.4 1
您可能关注的文档
- 数字电路与系统设计课件6.ppt
- 11高血压治疗的新认识和展望.ppt
- 数字电路与逻辑设计作业2010.doc
- 数字电路与逻辑设计实验报告王云深10210889.doc
- 数字电路与逻辑设计实验1.doc
- 数字电路7.ppt
- 12-第十二章--准备巷道布置及参数分析.ppt
- 数字电路与逻辑设计第2讲附(免费阅读).ppt
- 数字电路ch3a华中科技大学.ppt
- 数字电路及应用.ppt
- 2023年陕西省商洛市柞水县两河乡招聘社区工作者真题参考答案详解.docx
- 2023年陕西省延安市宝塔区青化砭镇招聘社区工作者真题参考答案详解.docx
- 2023年陕西省汉中市西乡县罗镇乡招聘社区工作者真题及参考答案详解.docx
- 2023年陕西省延安市洛川县永乡招聘社区工作者真题及答案详解1套.docx
- 2023年陕西省商洛市商州区三岔河乡招聘社区工作者真题及参考答案详解一套.docx
- 2023年陕西省宝鸡市陇县八渡镇招聘社区工作者真题及参考答案详解一套.docx
- 2023年陕西省延安市洛川县石泉乡招聘社区工作者真题及参考答案详解一套.docx
- 2023年陕西省商洛市商州区沙河子镇招聘社区工作者真题附答案详解.docx
- 2023年陕西省咸阳市礼泉县赵镇招聘社区工作者真题及参考答案详解1套.docx
- 2023年陕西省商洛市丹凤县留仙坪乡招聘社区工作者真题及参考答案详解一套.docx
文档评论(0)