- 1、本文档共30页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
智能仪器可测试性设计 电子科学与工程学院 2004年6月 主要内容 可测试性概述 固有测试性设计 机内自测试技术---BIT 设计实例 随着计算机技术的飞速发展和大规模集成电路的广泛应用,智能仪器在改善和提高自身性能的同时,也大大增加了系统的复杂性。这就给智能仪器的测试带来诸多问题,如测试时间长、故障诊断困难、使用维护费用高等,从而引起了人们的高度重视。自20世纪80年代以来,测试性和诊断技术在国外得到了迅速发展,研究人员开展了大量的系统测试和诊断问题的研究,测试性逐步形成了一门与可靠性、维修性并行发展的学科分支。 可测试性是系统和设备的一种便于测试和诊断的重要设计特性,对各种复杂系统尤其是对电子系统和设备的维修性、可靠性和可用性有很大影响。可测试性设计要求在设计研制过程中使系统具有自检测和为诊断提供方便的设计特性。具有良好测试性的系统和设备,可以及时、快速地检测与隔离故障,提高执行任务的可靠性与安全性,缩短故障检测与隔离时间,进而减少维修时间,提高系统可用性,降低系统的使用维护费用。 可测试性概述 可测试性与可测试性设计 测试性要求 测试方案 可测试性设计优点 可测试性概述 可测试性 可测试性(Testability)是指产品能够及时准确地 确定其自身状态(如可工作,不可工作,性能下 降等)和隔离其内部故障的设计特性。 可控制性(Controllability) 可观测性(Observability) 可预见性(Predictability) 可测试性概述 可测试性设计 (Design For Testability — DFT) 是一种以提高产品测试性为目的的设计方 法学。 可测试性概述 测试性要求 在尽可能少地增加硬件和软件的基础上, 以最少的费用使产品获得所需的测试能 力,简便、迅速、准确地实现检测和诊 断。 可测试性概述 可测试性设计优点 1.提高故障检测的覆盖率; 2.缩短仪器的测试时间; 3.可以对仪器进行层次化的逐级测试 4.降低仪器的维护费用。 可测试性设计缺点 1.额外的软/硬件成本; 2.系统设计时间增加。 固有测试性设计 总体设计 通用设计准则 固有测试性是指仅取决于产品硬件设计,不依赖于测试激励和响应数据的测试性。它包括功能和结构的合理划分、测试可控性和可观测性、初始化、元器件选用以及与测试设备兼容性等,即在系统和设备硬件设计上要保证其有方便测试的特性。它既支持BIT,也支持外部测试,固有测试性既有利于BIT,也支持外部测试设备,是满足测试性要求的基础。因此在测试性设计中,应尽早进行固有测试性的分析与设计,避免返工和浪费。 固有测试性设计 总体设计 模块划分 功能和结构设计 元器件选择 固有测试性设计 通用设计准则 结构设计 功能划分 模拟电路设计 数字电路设计 传感器电路设计 光电电路设计 机内测试技术--BIT BIT简介 常规BIT技术 智能BIT技术 BIT简介 BIT的由来 传统的测试主要是利用外部的测试仪器(ETE)对被测设备进行测试,ATE是ETE的自动化产物。由于ATE费用高、种类多、操作复杂、人员培训困难,而且只能离线检测,随着复杂系统维修性要求的提高,迫切需要复杂系统本身具备检测、隔离故障的能力以缩短维修时间。所以,BIT在测试研究当中占据了越来越重要的地位,成为维修性、测试性领域的重要研究内容。在测试性研究中,BIT技术应用范围越来越广,正发挥着越来越重要的作用。 BIT简介 BIT的定义 定义1:BIT是指系统、设备内部提供的检 测、隔离故障的自动测试能力。 定义2:BIT的含义是:系统主装备不用外 部测试设备就能完成对系统、分系 统或设备的功能检查、故障诊断与 隔离以及性能测试,它是联机检测 技术的新发展。 常规BIT技术 通用BIT技术 BIT通用设计性设计准则 BIT测试点的选择与配置 常规BIT技术 数字BIT技术 板内ROM式BIT 微处理器BIT 微诊断法 内置逻辑块观察法 边界扫描BIT 常规BIT技术 板内ROM式BIT 板内只读存储器(on—boardROM)实现的机 内测试是一种由硬件和固件实现的非并行 式BIT技术。该技术包括:将存储在ROM 中的测试模式施加到被测电路CUT中,然 后将CUT的响应与期望的正常响应GMR对 比,据此给出测试“通过/不通过(GO/ NOGO)”输出信号。 常规BIT技术 微处理器BIT 微处理器BIT是使用功能故障模型来实现 的,该模型可以对微处理器进行全面有效 的测试。该方法可能会需要额外的
您可能关注的文档
最近下载
- Unit 6 Understanding ideas Longji Rice Terraces 课件-高中英语外研版(2019)必修第一册.pptx VIP
- 护理学导论(高职)教学教案.docx
- 2024年部编新改版语文六年级上册全册月考试题含答案(共4套).docx
- 饮用水和环境卫生公众健康宣教及风险沟通答案-2024年全国疾控系统“大学习”活动.docx VIP
- 新型冠状病毒、甲型和乙型流感病毒全预混冻干多重荧光PCR检测试剂盒及其检测方法发明专利.pdf VIP
- 基金会捐赠协议.doc VIP
- XX市智慧安居工程(一期)报警求助综合受理指挥分系详细设计方案.doc VIP
- 《乡土中国》 第11篇 《长老统治》.ppt
- [知识]职业生涯人物访谈(教师).pdf VIP
- 第六单元整本书阅读《西游记》课件 2024—2025学年统编版语文七年级上册.pptx VIP
文档评论(0)