数字逻辑绪.ppt

  1. 1、本文档共111页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
逻辑代数基础----《数字电路》 数字逻辑绪论 本章是逻辑电路的数学基础 重点是逻辑代数的基本运算规律、逻辑函数的表示方法和化简方法。 数字逻辑书目 数制 代码         逻辑代数 逻辑代数 逻辑代数之基本逻辑 逻辑代数之逻辑运算 逻辑函数 如何把现实逻辑抽象为一张真值表? 如何由真值表写出对应的逻辑函数? 例: 楼道灯控制电路逻辑函数的建立 多个逻辑函数之间的关系 逻辑函数的特性----三个规则 练习 练习 逻辑代数中的定律和公式 基本定律 常用公式 练习 逻辑函数的标准形式 逻辑函数的最简表达式 逻辑函数的简化 公式法化简 公式法化简 公式法化简 公式法化简练习 公式法化简练习 卡诺图法化简逻辑函数 用卡诺图表示逻辑函数 用卡诺图合并最小项 卡诺圈的圈法 如何由卡诺圈产生最小项? 用卡诺图法化简逻辑函数 1. 从没有相邻项的孤立1格圈起,先圈只有一种圈法的主要项,再由少到多逐渐扩大圈的覆盖面,圈要尽可能大,但必须保证圈内1格数是 2i 个,任意1格允许被重复多次圈入; 2. 同一卡诺图可以有多种圈法,应选择一种合适的圈法,直到所有1格无遗漏地至少被圈一次,且圈的总数尽可能少; 3. 也可以圈“0格”化简,得到最简或-与表达式;但是,决不允许在同一卡诺图内既圈“0格”同时又圈“1格” 卡诺图化简中的“任意项” 定义:当逻辑函数变量的某些取值组合不会出现时(变量之间存在某种约束关系),或者函数在某些变量取值下的输出不确定,可能为0,也可能为1,这样的变量取值组合所对应的最小项称为任意项(约束项、随意项)。 具有任意项的逻辑函数称为非完全描述逻辑函数。 对于非完全描述逻辑函数,合理地利用任意项可以将逻辑函数进一步化简。 非完全描述逻辑函数的任意项在表达式中用∑d (或 ∏ d) 表示,在卡诺图中用“×”表示。 任意项参与化简 练习题: 1、当输入8421BCD为奇数时电路的输出为1,否则为0,写出该电路的最简与或表达式。 数字电路分类 数字电路的学习思路 组合逻辑电路 普通组合逻辑电路的分析 经典组合逻辑电路介绍 全加器的设计 练习 1.8421BCD转换为余3BCD的电路。 2.设计一个四位的全加 /全减电路。 能够实现编码操作的电路称为编码器; 编码器的作用是将一系列信号状态转换成二进制代码; 如果需要编码的信息量是N,二进制代码的码长是 n 位,则应满足关系: 2n≥ N ≥ 2n-1; 常见的编码器有二进制编码器和二-十进制(BCD)编码器; 优先编码器:能首先对输入进行优先排序,仅仅对优先级别最高的输入编码,而对其它输入不作任何响应; 常用中规模的优先编码器有:8线-3线优先编码器CT54/74148、 CT54LS/74LS148、CC4532;10线-4线优先编码器CT54/74147、 CT54LS/74LS147、CC40147等。 8线-3线优先编码器 将编码时赋予每个二进制代码原来的含义“翻译”出来,在相应的输出端以事先规定的电平输出的电路称为译码器; 常见的译码器有:二进制译码器(变量译码器)、二-十进制译码器、显示译码器等; 双2线-4线译码器CT54S/74S139、 CT54LS/74LS139、3线-8线译码器CT54S/74S138、 CT54LS/74LS138、 CC74HC138,4线-16线译码器CT54/74154、 CT54LS/74LS154、CC74HC154, 4线-10线译码器CT54/7442、 CT54S/74S42、 CT54LS/74LS42等 译码器的重要应用 译码器与最小项之间的关系 译码器实现逻辑函数的应用 对二进制代码译码,并驱动显示器件,用人们熟悉的十进制数码显示出来的电路称为显示译码器。 显示器件的显示方式各不相同,其译码电路也不尽相同。 常见的显示器件是七段数码显示器如:发光二极管(LED)数码管、液晶数码显示器(LCD)、荧光数码管等。 显示译码器件应用 如何级联? 如何消零? 按 n 位地址码从2n路输入数据通道中选择一个数据传送到输出端上的电路称为数据选择器(MUX) 。 按 n 位地址码将一路输入数据分送到2n个数据输出端上的电路称为数据分配器(DMUX)。 数据选择器和数据分配器联用可实现多路数据的分时传送。 具有比较两个数字数值的大小或判断是否相等的电路称为数值比较器。 组合逻辑电路的设计 1.小规模集成门电路(SSI)进行设计。 2.中规模数字集成电路(MSI)进行设计。 3.存储器(ROM)、可编程逻辑器件(PLD)进行设计。 采用ssi设计

文档评论(0)

mg60065 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档