2.2时序逻辑电路: 触发器是构成时序电路的基本元件。时序电路与组合电路最大的区别在于,组合电路的输出至于当前的输入相关,输入改变,输出马上随之改变;但时序电路的输出不仅和当前的输入有关,还和上一个状态的输出相关,从而具有了记忆能力。 1、 电位触发方式触发器: 又称锁存器,E为电位控制端,D为输入数据端,Q,~Q为互反的两个输出端,当E为1(或高电平)时,打开控制门,D可通过反馈到达输出端Q;当E为0(或低电平)时,封锁控制门,Q,~Q在反馈线的作用下保持原来的状态。 2、 边沿触发方式触发器: 边沿触发方式触发器的控制端使用的不是电平信号,而是电平的变化,即当控制端CP电平出现上升沿(由低电平变化为高电平)时,打开控制门,触发器按照功能表规则改变输出状态,其他情况(控制端低电平、高电平、下降沿),输出状态保持不变。其次,边沿触发方式触发器增加了两个控制端,~RD和~SD,这是两个直接控制信号,不受CP的限制,只要~RD为0,无论CP和D取什么值,输出Q都为0,同样,只要~SD为0,无论CP和D取什么值,输出Q都为1,这两个参数不允许同时为0,当它们同时为1时,当CP端出现上升沿时,输出Q的值和输入D的值相同,~Q的值和Q的值相反。 3、寄存器和移位寄存器:寄存器是CPU中的重要部件,可以暂存重要数据,以加快CPU的处理速度。基本功能寄存器,其中~RD是直接控制信号,值为0时,输
原创力文档

文档评论(0)