- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA在电力电子技术(power electronic - 程序员联
FPGA在电力电子技术(power electronics)中的应用
Quartus2的使用方法(pwm控制作成)
非常简单的语言实现硬件pwm控制
新工程(开关频率198khz分解能8bit)
File-new project wizard
一路输入next下去(工程名pwm198khz)
toplever entity部分(block)
file-new 然后选择 block diagram/schematic file
然后save as,名字要和工程名相同。不同的时候,不能compilation
文件是pwm198khz.bdf.这个相当于你工作的顶层模块
1.3变调波作成
1.3.1 sin波的地址vhdl作成
File-new,选择vhdl file
--address3960
--
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
use ieee.std_logic_unsigned.all;
entity address3960 is
port( CLOCK , RESET : in std_logic ;
address_data1 : out std_logic_vector(11 downto 0));
end address3960 ;
architecture rtl of address3960 is
signal CLK1 : std_logic ; -------------------------------internal_clock
signal count_f_counter : std_logic_vector(16 downto 0) ;
signal count_CLK: std_logic_vector(8 downto 0) ; -----------internal_signal_9bits
signal count_dat:std_logic_vector(11 downto 0) ; -----------internal_signal_12bits
begin
---Counter----------------------------------------------------------------------------
process (CLOCK,RESET)
begin
if (RESET = 1) then
count_CLK=000000000; --------------------------9bits_o
CLK1 = 0 ;
elsif (CLOCKevent and CLOCK = 1) then
if (count_CLK 111110011) then ------------------9bits_499
count_CLK = count_CLK + 1;
clk1=0;
elsif (count_CLK = 111110011 ) then --------------499
count_CLK = 000000000;
clk1=1;
end if;
end process;
---Calling_rom_address------------------------------------------------------------
process (CLK1,RESET)
begin
if (RESET = 1) then
count_data1 = 000000000000 ; ------------------------------8bits_0
elsif (CLK1event and CLK1 = 1) then
if (count_data1 111101110111) then -----------------------8bits_3959
count_data1 = count_data1 + 1;
elsif (count_data1 = 111101110111 ) then -------------------8bits_3959
count_data1 = 000000000000;
您可能关注的文档
最近下载
- SHT 3539-2019《石油化工离心式压缩机组施工及验收规范》(报批稿).pdf
- 供应链管理岗晋升述职报告2025年深蓝色极简商务模板.pptx VIP
- DS solidworks培训资料大全-SolidWorks入门.pdf VIP
- 特灵HDWA磁悬浮离心式冷水机组 HDWA-PRC003-ZH 20200803.pdf VIP
- 部编版六年级道德与法治上册第5课《国家机构有哪些》优质课件.pptx
- 我和学生共同成长——班主任工作总结PPT.pptx
- 2025至2030年中国夹心板材行业市场运营现状及投资战略咨询报告.docx
- 北师大版数学八年级下册第六章平行四边形题型举一反三.docx VIP
- 老年患者出院准备服务指南 .pdf VIP
- 九九重阳节浓浓敬老情 课件.ppt VIP
文档评论(0)