模拟数字电力电子第5章_集成门电路和触发器解析.ppt

模拟数字电力电子第5章_集成门电路和触发器解析.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第三节 基本触发器和同步触发器 三、D触发器 1、电路结构和工作原理 2、真值表 3、时序图 4、状态转换图 第四节 主从触发器和边沿触发器 一、主从RS触发器 1、电路结构 目的:一个CLK周期触发器状态只能改变一次。提高了触发器的可靠性,抗干扰能力强。 第四节 主从触发器和边沿触发器 X X X X 0 0 0 0 0 0 1 1 1 0 0 1 1 0 1 1 0 1 0 0 0 1 1 0 1 1 0 1* 1 1 1 1* 2、工作原理 CP=1,门G7、G8打开,门G3、G4封锁。主触发器根据SR的状态改变,从触发器保持原状态不变。 CP=1-0,门G7、G8封锁,门G3、G4打开。主触发器保持原状态不变,从触发器按主触发器状态改变。 3、真值表 第四节 主从触发器和边沿触发器 二、主从JK触发器 为克服SR=0的约束,将SR触发器的Q和Q’反馈会输入端,如图所示,得到JK触发器。 1、电路结构 X X X X 0 0 0 0 0 0 1 1 1 0 0 1 1 0 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 1 1 0 X X X X 0 0 0 0 0 0 1 1 1 0 0 1 1 0 1 1 0 1 0 0 0 1 1 0 1 1 0 1* 1 1 1 1* 第四节 主从触发器和边沿触发器 2、真值表 同RS区别是R=S=1时,下一状态是当前状态的反转 第四节 主从触发器和边沿触发器 3、时序图 CLK=1时,主触发器记忆;CLK下降沿时,从触发器根据记忆的电平反转。 K=1复位,复位后只要J=0,K电平不影响 J=1,Q=0,K无影响,主触发器为S=0,R=1。J变为0后,主触发器Q不变保持1。下降沿到来后,从触发器置位。 第四节 主从触发器和边沿触发器 4、状态转换图 0 0 0 0 0 0 1 1 1 0 0 1 1 0 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 1 1 0 脉冲触发的触发器(主从RS,主从JK)仍存在主触发器的空翻现象。 第四节 主从触发器和边沿触发器 三、边沿触发的触发器 为了提高可靠性,增强抗干扰能力, 希望触发器的次态仅取决于CLK的下降沿(或上升沿)到来 时的输入信号状态,与在此前、后输入的状态没有关系。 用CMOS传输门的边沿触发器 维持阻塞触发器 用门电路tpd的边沿触发器 第四节 主从触发器和边沿触发器 1、电平触发D触发器构成的边沿D触发器 由两个电平触发D触发器构成的边沿D触发器 CLK=0时,FF1跟随D状态;FF2保持。 CLK=0-1时,FF1保持;FF2输出CLK上升沿时的D状态。 上述电路构成上升沿触发的D触发器 第四节 主从触发器和边沿触发器 2、CMOS传输门构成的边沿D触发器 Q的输出仅仅取决于上升沿到来时的D状态 第五节 按逻辑功能分类的触发器 一、RS触发器 0 X X 0 0 0 X X 1 1 1 0 0 0 0 1 0 0 1 1 1 1 0 0 1 1 1 0 1 1 1 0 1 0 0 1 0 1 1 0 1 1 1 0 1* 1 1 1 1 1* 1、特性方程 2、状态转换图 第五节 按逻辑功能分类的触发器 二、JK触发器 1、特性方程 X X X X 0 0 0 0 0 0 1 1 1 0 0 1 1 0 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 1 1 0 2、状态转换图 第五节 按逻辑功能分类的触发器 三、D触发器 1、特性方程 2、状态转换 1、特性方程 0 0 0 0 1 1 1 0 1 1 1 0 四、T触发器 保持 反转 第五节 按逻辑功能分类的触发器 2、状态转换 JK触发器的J端和K端连接作为T端,得T触发器。 第五节 按逻辑功能分类的触发器 区分触发方式? 第二节 TTL门电路 (c)输入短路电流(IIS) Vi=0时,输入端电流。 5、输出特性 (1)高电平输出电流IOH 高电平时,带拉电流负载, 要求iL5mA。实际由于功耗的限制,电流远远小于5mA。74系列IOHMAX0.4mA 第二节 TTL门电路 (2)低电平输出电流IOL 带灌电流负载。T4管饱和导通,导通时电阻小,不到10Ω较大范围内保持线性。74系列IOLMAX=16mA 例:扇出系数(Fan-out), 试计算门G1能驱动多少个同样的门电路负载。 第二节 TTL门电路 TTL反相器最多驱动10个同类反相器 第二节 TTL门电路 6、输入端负载特性 RPR1时,随着RP的增加,输入端电压线性增加。当vi上升到1.4V后,T2,T4同时导通,将T1基极电位钳位在2.1V左右。此时继续增加RP,vi也不再增加。 关门电阻:保证反相器关闭,输出为额定高电平的90%

文档评论(0)

我是追梦人 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档