7第七章可编程中断控制器..ppt

  1. 1、本文档共37页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
7第七章可编程中断控制器.

可编程中断控制器8259A School of Engineering Automation ·Tianjin Polytechnic University 微机原理及应用 第七章 中断系统是冯诺.依曼结构计算机的一项重要技术,尤其为解决当前高速运算CPU与低速外部设备信息交换之间的矛盾。 8086系列有功能很强的中断系统,它可通过8259A可编程中断控制器来实现。 中断控制器的功能是在有多个中断源系统中,协助CPU实现对外部中断的管理,对它们进行优先级排队后向CPU发出中断请求信号。8259A是可编程的8输入端中断控制器,其功能很强,也很灵活,但使用时比较复杂。 概 述 Intel8259A芯片有以下特点: ①单片8259A能管理8级中断。若采用级联工作方式, 可以用9片8259A构成64级主从式中断系统。 ② 具有中断判优逻辑功能,且对每一级中断都可以 屏蔽或允许。 ③ 中断响应后,能将预置的中断类型码自动提供给 CPU。 ④ 8259A可以通过编程工作在多种不同的方式,从而 能方便的满足多种类型微机中断系统的需要。 1.8259A的内部结构和引脚功能 ①数据总线缓冲器:与DB挂接(低8位),传送控制 字状态信息,中断向量。因为有缓冲器,可直接挂 接在总线上,没有缓冲器的设备,不能直接挂接在 总线上。 ② 读写控制逻辑:接CPU 的控制信号。 RD:由IN指令产生,实现读8259A(内部寄存器) WR:由OUT指令产生,实现写8259A(命令字) A0:地址码,选择内部控制寄存器 A0=0:选择内部偶地址 A0=1:选择内部奇地址 CS:片选信号,凡是挂总线上的芯片都需分配一个来 自于系统译码电路的选通信号。 ③ 级联缓冲器:多8259A系统,也称缓冲方式。 该缓冲器用来选通某个8259A与DB连接。 CAS0~CAS2:级联信号。 主从片并接,主片为输出信息,从片为输入信息。 主片有8个不同的编码信息,对应8个从片。在第 一 个INTA时,向所有从发一个编码信息,从片接收到 编码信息,与自己的编码进行比较,若相同,表明 本从片被选中。在第二个INTA,把中断向量放上数 据总线,传送给CPU。 SP/EN:双功能信号,用于级联控制。 缓冲方式时,EN=0,表示允许8259A通过缓冲存储器 输出。 EN=1,表示CPU写8259A。 非缓冲方式时,SP表示主从关系,SP=1,表示主片, SP=0表示从片。 ④控制逻辑: 控制CPU发送中断请求信号,处理CPU的中断应答信号INT直接接到CPU的中断请求输入端INTR. INT:8259A向CPU发出的中断请求信号,高电平有效。 INTA:CPU响应中断时,约两个总线周期,称为响应周期。 用来对8259A的中断申请进行响应,在中断响应周期中产生两个INTA信号,第一个用来使中断请求服务寄存器相应位置1,第二个INTA信号,8259A向CPU提供中断矢量号。 ⑤中断请求触发器(IRR) 8位寄存器,接收8个中断源的中断申请信号,并且 保持在这!若该中断源未被屏蔽,则进入排队电路。 ⑥中断优先级排队电路(PR) 逻辑部件根据IRR中置1的各位优先级,选中其中优先级最高的位,并在INTA脉冲送来时,选通送入中断请求服务寄存器的相应位。 ⑦ 中断服务寄存器(ISR) 记录优选后的中断申请标志(正在执行的中断服务 程序其ISR相应位置1),后来的中断申请在优先排队 电路的控制下与当前正在执行的中断过程进行优先级 排队,以决定是否实现中断嵌套。 ⑧中断屏蔽寄存器IMR 由CPU设置,以决定某个中断源是否被屏蔽,当该寄存器中某一位置“1”时,表示禁止该中断请求进入系统。通过IMR寄存器可实现对各级中断的有选择的屏蔽。 2. 8259A的工作原理 8259A接收外部中断,IRR有8位,对IR0~IR7,IRR接收来自某一引脚的中断请求后,对应位置1,锁存请求。逻辑电路根据IMR中的对应位是否屏蔽 决定是否让其进入优先级排队电路。 ISR寄存器存放的是当前进行的中断服务的标志,如果新来的优先级足够高,则8259A会通过逻辑电路使输出端INT向CPU发中断请求。此时若IF=1,则CPU在执行完当前指令后,就可以响应中断。 对8086CPU而言,响应中断申请后,向8259A回送 两个负脉冲INTA。 第一个INTA到达时,8259A做3件事: ①IRR锁存功能失效,不接受任何申请; ②使ISR相

文档评论(0)

叮当文档 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档