模可变计数器设计(Verilog语言)分析.doc

模可变计数器设计(Verilog语言)分析

模可变计数器设计 实验目的 进一步熟悉实验装置和QuartusⅡ软件的使用; 进一步熟悉和掌握EDA设计流程; 学习简单组合、时序电路的EDA设计; 学习计数器中二进制码到BCD码的转换技巧; 学习实验装置上数码管的输出方法。 设计要求 完成设计、仿真、调试、下载、硬件测试等环节,在EDA实验装置上实现模可变计数器功能,具体要求如下: 设置一个按键控制改变模值,按键按下时模为10-99之间(具体数值自行确定)的数,没按下时模为100-199之间(具体数值自行确定)的数; 计数结果用三位数码管十进制显示。 主要仪器设备 微机 1台 QuartusII集成开发软件 1套 EDA实验装置 1套 实验步骤 主要有三个模块 1:一个模20和模119的计数器 2:数码管的显示 3:BCD的调整 源程序: module count (clk,m,en,rst,a,sel,SG,d); input clk,m,en,rst; output [7:0] SG; output [2:0] sel; output a; (* synthesis, keep *) reg clk1; (* synthesis, keep *) wire [3:0] gw,sw,bw; /*(*

文档评论(0)

1亿VIP精品文档

相关文档