- 1、本文档共65页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
可编程逻辑设计指导原则剖析
可编程逻辑设计指导原则 概要 面积和速度的平衡与互换原则 面积优化 速度优化 硬件原则 系统原则 同步设计原则 异步电路和同步电路比较 同步设计的注意事项 Altera推荐的代码风格 面积和速度的平衡与互换原则 面积:指一个设计所消耗FPGA/CPLD的逻辑资源数量。 速度:指设计在芯片上稳定运行时所能达到的最高频率。 面积和速度是一对对立统一的矛盾体。要求一个设计同时具备面积最小、速度最高是不现实的。科学的设计目标应该是: 在满足时序要求的前提下,占用最小的芯片面积。或者: 在所规定的面积下,使设计的时序余量更大。 面积和速度要求冲突时,采用速度优先的原则。 面积优化 模块复用 串行化 模块复用 如果同样结构的模块需要被重复调用,且该模块占用资源很多,如多位乘法器、快速进位加法器等,可通过选择、复用的方式共享该模块。 串行化 把原来耗用资源巨大、单时钟周期内完成的并行执行逻辑块分割开来,提取相同的逻辑模块(一般为组合逻辑模块),在时间上复用该逻辑模块,用多个时钟周期完成相同的功能,代价是工作速度大为减低。 串行化 例:设计乘法累计器 yout=a0*b0+a1*b1+a2*b2+a3*b3 采用并行逻辑设计,需4个8位乘法器和1个4输入16位加法器,共耗用576个LC。 串行化 采用并行逻辑设计,需4个8位乘法器和1个4输入16位加法器,共耗用576个LC。 串行化 采用串行逻辑设计,只需1个8位乘法器和1个2输入16位加法器,共耗用203个LC。 速度优化 面积复制 乒乓操作 香农扩展运算 流水线设计 寄存器配平 优化关键路径 面积复制 通过复制模块,并行处理来提高速度。 乒乓操作 利用乒乓操作可以达到用低速模块处理高速数据流的效果,实现数据流的无缝缓冲和处理。 香农扩展运算 香农扩展即布尔逻辑扩展,是卡诺逻辑化简的反向运算: 例:F=((({8{late}}|in0)+in1)==in2)en 若信号late是本逻辑运算的关键路径信号,延时最大, 使用香农扩展: F=late.F(late=1)+~late.F(late=0) =late. [((({8{1’b1}}|in0)+in1)==in2)en] + ~late. [((({8{1’b0}}|in0)+in1)==in2)en] =late. [((8’b1+in1)==in2)en] + ~late. [((in0+in1)==in2)en] 香农扩展运算 例: 回顾:同步电路数据传递模型与最高时钟频率 最小时钟周期:T=Tco+Tdelay+Tsetup-Tpd ? 最高时钟频率:F= 1/T 因为Tco、Tsetup由具体器件和工艺决定,所以缩短触发器间组合逻辑的延时是提高同步电路时钟频率的关键。 流水线设计 将较大的组合逻辑分解为若干较小的组合逻辑,中间插入触发器。 寄存器配平 平均分配组合逻辑,避免在两个触发器之间出现过大的组合逻辑延时,消除速度瓶颈。 优化关键路径 要使电路稳定工作,时钟周期必须满足最大延时路径(即关键路径)的延时要求,因此优化关键路径是提高电路工作频率的关键。 概要 面积和速度的平衡与互换原则 面积优化 速度优化 硬件原则 系统原则 同步设计原则 异步电路和同步电路比较 同步设计的注意事项 Altera推荐的代码风格 硬件原则 硬件描述语言(HDL)同软件语言(如C等)有本质的区别: HDL的作用是描述硬件,最终实现结果是芯片内部的实际电路。评判HDL代码优劣的标准是其描述并实现的硬件电路的性能(包括面积和速度两方面)。片面追求代码的整洁、简短是错误的。正确的编码方法是,首先做到对所要实现的硬件电路“胸有成竹”,对该部分硬件的结构与连接十分清晰,然后再用适当的HDL语句表达出来。 “并行”和“串行”的概念:HDL描述的硬件系统中各个单元的运算是独立的,信号流是并行的。而C语言编译后,其机器指令在CPU的高速缓冲队列中基本是顺序执行的。这也是一般来说硬件系统比软件系统速度快、实时性高的重要原因。 硬件描述语言对系统行为的建模是分层次的: HDL在高层次(如系统级、算法级)和C语言更相似,可用的语法和表现形式更丰富。而在寄存器传输级以下的层次, HDL的功能越来越侧重于对硬件电路的描述,可用的语法和表现形式的局限性越大。 概要 面积和速度的平衡与互换原则 面积优化 速度优化 硬件原则 系统原则 同步设计原则 异步电路和同步电路比较 同步设计的注意事项 Altera推荐的代码风格 系统原则 单板系统层面:一块单板如何进行模块划分与任务分配,什么样的算法和功能适合放在FPGA里实现,什么样的算法和功能适合放在DSP、CPU里实现,或者在使用内嵌CPU和DS
您可能关注的文档
- 可编程电源应用与选型剖析.ppt
- 人民版八年级上册第一课我的父亲母亲分解.ppt
- 可调弯温控射频消融导管临床试验初步分析剖析.ppt
- 人教版道德与法治七年级上册课件第一课中学时代第一节中学序曲分解.ppt
- 台山电厂二期工程设计监理总结发件剖析.doc
- 台州市建筑用石料开采工程剖析.doc
- 可靠性分析5剖析.ppt
- 可用——地球的运动课件剖析.ppt
- 台湾自助游攻略剖析.docx
- 权重的确定方法分解.ppt
- springbooot+vue基于java的房屋维修系统毕业论文.doc
- 中国消防救援学院《单片机系统实验》2023-2024学年第一学期期末试卷.doc
- 2025年溧阳纺织化学品项目申请.pptx
- 景区门票包销合同模板(3篇).docx
- 【股票技术指标学习指南】第七章第三节货币需要量的测算.doc
- 2025春 _ 人教版七年级英语下册【unit4】看音标写单词.doc
- 2025春 _ 人教版七年级英语下册【unit5】看音标写单词.doc
- 2025春 _ 人教版七年级英语下册【unit6】看音标写单词.doc
- 2025春 _ 人教版七年级英语下册【unit7】看音标写单词.doc
- 2025春 _ 人教版七年级英语下册【unit8】看音标写单词.doc
最近下载
- 明阳2.0MW主控(丹控)系统简介.ppt VIP
- 苏科版2024-2025学年九年级数学上册2.26几何中的隐形圆问题几种类型(全章方法梳理与题型分类讲解)(学生版+解析)(含答案解析).docx VIP
- 第九届“雄鹰杯”小动物医师技能大赛考试题库(含答案).pdf VIP
- 2025年交叉检查总结范本(2).docx VIP
- 2025年安徽省高考物理模拟卷(含解析).pdf VIP
- 第八届全国小动物医师技能大赛考试复习题库(含答案) .pdf VIP
- 年画的课件教学课件.pptx VIP
- Duke LS-P激光测距仪说明书.pdf
- 风电厂运行规程.pdf VIP
- “雄鹰杯”全国小动物医师技能大赛考试题库(660题) .pdf VIP
文档评论(0)