《数字频率计基本内容.docVIP

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字频率计基本内容

1.熟悉CPLD的开发软件的基本使用。 2.理解频率计的测量原理。 3.掌握CPLD逻辑电路设计方法。 4.掌握虚拟数字频率计的软件设计。 二、实验任务和内容 1. 在CPLD中设计一个数字频率计电路,设计要求为: 测量范围:1Hz~1MHz, 分辨率10-4, 数码管动态扫描显示电路的CPLD下载与实现。 2.使用LabVIEW进行虚拟频率计的软件设计。要求设计软件界面,闸门时间为4档,1s,100ms,10ms,1ms,频率数字显示。 3.使用设计虚拟逻辑分析仪软件和CPLD电路,进行软硬件调试和测试 三、实验器材 1. SJ-8002B电子测量实验箱? 1台 2.计算机(具有运行windows2000和图形化控件的能力)? 1台 3.函数发生器? 1台 4.SJ-7002 CPLD实验板 1块 5.短接线若干 四、实验原理 4.1.测频原理 ??? 所谓“频率”,就是周期性信号在单位时间变化的次数。电子计数器是严格按照f=N/T的定义进行测频,其对应的测频原理方框图和工作时间波形如图1 所示。从图中可以看出测量过程:输入待测信号经过脉冲形成电路形成计数的窄脉冲,时基信号发生器产生计数闸门信号,待测信号通过闸门进入计数器计数,即可得到其频率。若闸门开启时间为T、待测信号频率为fx,在闸门时间T内计数器计数值为N,则待测频率为 fx = N/T?? (1) ??? 若假设闸门时间为1s,计数器的值为1000,则待测信号频率应为1000Hz或1.000kHz,此时,测频分辨力为1Hz。 ??? 本实验的闸门时间分为为4档:1s,100ms,10ms,1ms。 ? ?????????????????????? ? ? ?? 图1 测频原理框图和时间波形 4.2 数字频率计组成 ??? 本实验要求的数字频率计组成如图2所示,频率计的硬件电路(图1所示)在CPLD芯片中实现,测量结果通过实验箱提供的EPP通信接口送给计算机,频率计的软件和人机界面由计算机完成,同时计算机还可输出清零和闸门选择的控制信号给电路。 ??? 本实验的任务一是在提供的CPLD实验板上设计和实现频率计测量电路,二是在计算机上使用LabVIEW软件设计频率计界面和程序。 ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?????????? 图2 数字频率计组成框图 4.3 CPLD特点和设计流程 ??? CPLD器件是由用户配置以完成某种逻辑功能的电路,本CPLD实验电路板选用ALTERA公司的EPM7128SLC84器件,其特点为:84引脚Pin,内部有128个宏单元、2500个等效逻辑门、15ns的速度、PLCC84封装形式。除电源引脚、地线引脚、全局控制引脚和JTAG引脚外,共提供了64个可用I/O脚,这些引脚可以任意配置为输入、输出和双向方式。 ?? CPLD的设计流程如图3所示,本实验采用的设计软件为ALTERA公司的Quartus Ⅱ,下载方式采用的是并口电缆ByteBlaster。下载时的硬件设置操作如图4所示。 ?????? ?? ? ???????????? 图3 CPLD设计流程和并行电缆下载示意图 ? ? ? ? ? ? ? ??????? ?? ??????????? 图4 下载时的硬件设置选ByteBlaster 4.4 CPLD实验电路板 ?? 1)数字信号输入:8个ON~OFF(K1~K8)开关 ?? 2) 数字信号输出(显示):8个LED灯(LED1~LED8),低电平点亮 ?? 3) 6个LED 7段数码管,采用动态扫描方式,L1、L2、L3为位选信号,低有效,A、B、……、G为7段码,DP为小数点,均为低有效。 ?? 4) 时钟晶振:频率为1MHz,已连接到CPLD的时钟引脚 ?? 注:使用CPLD板的1.000MHz的晶振时钟,需放置CPLD板上S1短路块位置在右面。 ???????????? ???? ?????? ????????????????????? ? ??? ? ? ? ? ? ? ??????????????? ??????? 图5 CPLD实验板电路板照片和组成框图 4.5 CPLD实验电路板原理和与实验箱62芯插座连接关系 ??? 图6 为CPLD板的详细电路图。 ?? CPLD可供用户自定义的引脚见表1,共有25个引脚,均可根据需要定义为输入或输出。 ?? CPLD与实验箱62芯插座定义表见表2,可使用3个8位的数字I/O口作为频率计的输入计数结果,1个5位的单向数据输出口为频率计的控制口。 ?????? ?? ???? ??? ??? ???? ???? ? 表1 用户可用的CPLD自定义I/O引脚 P4 P5 P6

文档评论(0)

34shart09 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档